Детальная информация

Название: Динамическое согласование элементов в ЦАП с архитектурой Фибоначчи: выпускная квалификационная работа магистра: 11.04.02 - Инфокоммуникационные технологии и системы связи ; 11.04.02_05 - Микроэлектроника инфокоммуникационных систем (международная образовательная программа)
Авторы: Названов Артем Алексеевич
Научный руководитель: Коротков Александр Станиславович
Другие авторы: Енученко Михаил Сергеевич
Организация: Санкт-Петербургский политехнический университет Петра Великого. Институт физики, нанотехнологий и телекоммуникаций
Выходные сведения: Санкт-Петербург, 2019
Коллекция: Выпускные квалификационные работы; Общая коллекция
Тематика: Преобразователи аналого-цифровые; числа Фибоначчи; дешифратор Фибоначчи; динамическое согласование элементов; динамический диапазон
УДК: 621.3.087.92(043.3)
Тип документа: Выпускная квалификационная работа магистра
Тип файла: PDF
Язык: Русский
Код специальности ФГОС: 11.04.02
Группа специальностей ФГОС: 110000 - Электроника, радиотехника и системы связи
Ссылки: http://doi.org/10.18720/SPBPU/3/2019/vr/vr19-1065; http://elib.spbstu.ru/dl/3/2019/vr/rev/vr19-1065-o.pdf; http://elib.spbstu.ru/dl/3/2019/vr/rev/vr19-1065-r.pdf; http://elib.spbstu.ru/dl/3/2019/vr/rev/vr19-1065-a.pdf

Разрешенные действия: Прочитать Для чтения документа необходим Flash Player

Группа: Анонимные пользователи

Сеть: Локальная сеть ИБК СПбПУ

Аннотация

Объектом исследования настоящей работы является цифро-аналоговый преобразователь с архитектурой Фибоначчи. В работе представлены результаты по разработке алгоритма динамического согласования элементов. Приведена классификация параллельных ЦАП и сравнение архитектур. Детальное исследование архитектуры Фибоначчи в литературе отсутствует, в частности не решены вопросы выбора числа взвешивающих элементов и разработки дешифратора. В ходе работы получена формула для определения количества взвешивающих элементов от разрядности ЦАП. Разработан алгоритм формирования описания дешифратора для последующего синтеза в специализированных САПР. Разработан алгоритм ДСЭ, проведено его моделирование и показана эффективность в отношении увеличения SFDR.

An object of this research is a Fibonacci digital-to-analog converter (DAC). The work presents the algorithm for dynamic element matching in Fibonacci DAC. A classification of parallel DACs and a comparison of architectures is given. There is no detailed study of the Fibonacci architecture in the literature and, in particular, the issues concern a number of weighting elements and decoder design. The formula for the number of weighing elements from the DACs resolution was obtained. An algorithm for decoder description is introduced. Such a description allows synthesizing a Fibonacci decoder in special EDA. The DEM algorithm has been proposed, the modeling shows efficiency of SFDR increase.

Права на использование объекта хранения

Место доступа Группа пользователей Действие
-> Локальная сеть ИБК СПбПУ Все Прочитать
Интернет Все Прочитать

Статистика использования документа

stat Количество обращений: 12
За последние 30 дней: 1
Подробная статистика