Details

Title: Разработка траектории проектирования цифровых устройств в среде Intel Quartus Prime на примере вычитателя и делителя: выпускная квалификационная работа бакалавра: 09.03.04 - Программная инженерия ; 09.03.04_01 - Технология разработки и сопровождения качественного программного продукта
Creators: Киселев Ярослав Игоревич
Scientific adviser: Амосов Владимир Владимирович
Organization: Санкт-Петербургский политехнический университет Петра Великого. Институт компьютерных наук и технологий
Imprint: Санкт-Петербург, 2019
Collection: Выпускные квалификационные работы; Общая коллекция
Subjects: цифровое устройство; схемотехника; делитель; деление; вычитатель; вычитание; сумматор-вычитатель; матричный делитель; проектрование цифровых устройств; digital device; circuitry; divider; division; subtractor; subtraction; adder-subtractor; matrix divider; projecting digital devices
Document type: Bachelor graduation qualification work
File type: PDF
Language: Russian
Level of education: Bachelor
Speciality code (FGOS): 09.03.04
Speciality group (FGOS): 090000 - Информатика и вычислительная техника
Links: Отзыв руководителя; Отчет о проверке на объем и корректность внешних заимствований
DOI: 10.18720/SPBPU/3/2019/vr/vr19-5200
Rights: Доступ по паролю из сети Интернет (чтение, печать)
Record key: ru\spstu\vkr\2667

Allowed Actions:

Action 'Read' will be available if you login or access site from another network

Group: Anonymous

Network: Internet

Annotation

Работа посвящена разработке траектории проектирования цифровых устройств программистом. В качестве примеров были взяты сумматор-вычитатель и матричный делитель. При создании устройств были использованы средcndа проектирования цифровых устройств Intel Quartus Prime с языками Verilog HDL и VHDL, среда тестирования устройств ModelSim от Mentor Graphics с языками Verilog HDL и VHDL. Результатом работы являются структурные модели устройств разрядностью 8 бит, разрядностью 16 бит. Разработанные устройства соответствуют заданным спецификациям и требованиям международных стандартов по электронике и электротехнике.

The work is devoted to the development of the trajectory of designing digital devices programmer. The adder-subtractor and matrix divisor were taken as examples. When you create the device using the design tools digital devices Intel Quartus Prime with languages Verilog HDL and MRV, environment testing devices, ModelSim from Mentor Graphics with languages Verilog HDL and VHDL. The result of the work are structural models of devices with 8-bit and 16-bit capacity. The developed devices comply with the specified specifications and requirements of international standards for electronics and electrical engineering.

Document access rights

Network User group Action
ILC SPbPU Local Network All Read Print
Internet Authorized users SPbPU Read Print
-> Internet Anonymous

Usage statistics

stat Access count: 20
Last 30 days: 0
Detailed usage statistics