Table | Card | RUSMARC | |
Allowed Actions: –
Action 'Read' will be available if you login or access site from another network
Group: Anonymous Network: Internet |
Annotation
Работа посвящена разработке траектории проектирования цифровых устройств программистом. В качестве примеров были взяты сумматор-вычитатель и матричный делитель. При создании устройств были использованы средcndа проектирования цифровых устройств Intel Quartus Prime с языками Verilog HDL и VHDL, среда тестирования устройств ModelSim от Mentor Graphics с языками Verilog HDL и VHDL. Результатом работы являются структурные модели устройств разрядностью 8 бит, разрядностью 16 бит. Разработанные устройства соответствуют заданным спецификациям и требованиям международных стандартов по электронике и электротехнике.
The work is devoted to the development of the trajectory of designing digital devices programmer. The adder-subtractor and matrix divisor were taken as examples. When you create the device using the design tools digital devices Intel Quartus Prime with languages Verilog HDL and MRV, environment testing devices, ModelSim from Mentor Graphics with languages Verilog HDL and VHDL. The result of the work are structural models of devices with 8-bit and 16-bit capacity. The developed devices comply with the specified specifications and requirements of international standards for electronics and electrical engineering.
Document access rights
Network | User group | Action | ||||
---|---|---|---|---|---|---|
ILC SPbPU Local Network | All | |||||
Internet | Authorized users SPbPU | |||||
Internet | Anonymous |
Usage statistics
Access count: 20
Last 30 days: 0 Detailed usage statistics |