IP-адрес компьютера:
18.117.154.41
 Название организации:
не определена
 Имя пользователя
 или адрес эл. почты:
 Пароль:
Вход
По всем вопросам, связанным с работой в системе Science Index, обращайтесь, пожалуйста, в службу поддержки:

+7 (495) 544-2494
support@elibrary.ru
ИНФОРМАЦИЯ О ПУБЛИКАЦИИ
eLIBRARY ID: 48315873 EDN: QOCINT DOI: 10.24151/1561-5405-2022-27-2-218-232

КОДЫ С СУММИРОВАНИЕМ ПО ПРОИЗВОЛЬНОМУ МОДУЛЮ В СХЕМАХ ВСТРОЕННОГО КОНТРОЛЯ, РЕАЛИЗОВАННЫХ ПО МЕТОДУ ЛОГИЧЕСКОГО ДОПОЛНЕНИЯ

ЕФАНОВ Д.В.1,
ЗУЕВА М.В.2
1 Российский университет транспорта
2 ООО «ИБС Санкт-Петербург»
Тип: статья в журнале - научная статья Язык: русский
Том: 27Номер: 2 Год: 2022
Страницы: 218-232
Поступила в редакцию: 06.12.2021
     УДК: 04.052.32+681.518.5
ЖУРНАЛ:
 
ИЗВЕСТИЯ ВЫСШИХ УЧЕБНЫХ ЗАВЕДЕНИЙ. ЭЛЕКТРОНИКА
Учредители: Национальный исследовательский университет "Московский институт электронной техники"
ISSN: 1561-5405eISSN: 2587-9960
КЛЮЧЕВЫЕ СЛОВА:
 
САМОПРОВЕРЯЕМОЕ ЦИФРОВОЕ УСТРОЙСТВО, СХЕМА ВСТРОЕННОГО КОНТРОЛЯ, МОДУЛЬНЫЙ КОД С СУММИРОВАНИЕМ, ЛОГИЧЕСКОЕ ДОПОЛНЕНИЕ, ОБНАРУЖЕНИЕ ОШИБОК НА ВЫХОДАХ ЦИФРОВЫХ УСТРОЙСТВ
АННОТАЦИЯ:
 

Для реализации функции контроля возникающих в устройствах неисправностей используются схемы встроенного контроля. Перспективным методом синтеза схемы встроенного контроля для устройств автоматики и вычислительной техники является логическое дополнение. Одно из основных направлений логического дополнения - контроль вычислений по кодовым методам, которые подразумевают применение при синтезе схемы встроенного контроля блочного равномерного кода. В работе описаны особенности обнаружения ошибок модульными кодами с суммированием в кодовых словах по кратностям и видам ошибок (монотонные, симметричные и асимметричные). Показано, что с увеличением значения длины информационного вектора и модуля увеличивается доля числа необнаруживаемых ошибок, возникающих одновременно в информационных и контрольных векторах, от числа необнаруживаемых ошибок, возникающих только в информационных векторах. Для кодов с суммированием со значениями модулей M ≥ 4 эта величина превышает 3...

БИБЛИОМЕТРИЧЕСКИЕ ПОКАЗАТЕЛИ:
 
  Входит в РИНЦ: да   Цитирований в РИНЦ: 0
  Входит в ядро РИНЦ: да   Цитирований из ядра РИНЦ: 0
  Рецензии: нет данных   Процентиль журнала в рейтинге SI: 24
ТЕМАТИЧЕСКИЕ РУБРИКИ:
 
  Рубрика OECD: Electrical engineering, electronic engineering
  Рубрика ASJC: нет
  Рубрика ГРНТИ: нет
  Специальность ВАК: нет
АЛЬТМЕТРИКИ:
 
  Просмотров: 25 (11)   Загрузок: 4 (3)   Включено в подборки: 7
  Всего оценок: 0   Средняя оценка:    Всего отзывов: 0
ИНФОРМАЦИЯ О ФИНАНСОВОЙ ПОДДЕРЖКЕ:
 
Работа выполнена при финансовой поддержке гранта Президента РФ (тема № МД-2533.2021.4).
1.  ИССЛЕДОВАНИЕ ТЕХНОЛОГИЙ СИНТЕЗА САМОПРОВЕРЯЕМЫХ ВЫЧИСЛИТЕЛЬНЫХ СТРУКТУР НА ОСНОВЕ ИЗБЫТОЧНЫХ КОДОВ
Ефанов Д.В.
НИР: грант № МД-2533.2021.4. Совет по грантам Президента Российской Федерации. 2021.  EDN: TGLCBL
ОПИСАНИЕ НА АНГЛИЙСКОМ ЯЗЫКЕ:
 
SUM CODES BY ARBITRARY MODULUS IN CONCURRENT ERROR-DETECTION CIRCUIT IMPLEMENTED BY THE BOOLEAN COMPLEMENT METHOD
EFANOV D.V.1,
ZUEVA M.V.2

1 Russian University of Transport
2 “IBS Saint Petersburg” LLC
 

Checker circuits are used for implementation of the device fault verification function. Boolean complement method is prospective for checker circuit synthesis for automation and computing devices. One of this method’s basic directions is computing control by code methods that imply fixed-length block code use at checker circuit synthesis. In this work, the error detection features by modular sum codes in codewords by multiplicities and error types (unidirectional, symmetrical and asymmetrical) are described. It is shown that an increase in the data vector length and the module increases the proportion of undetectable errors arising simultaneously in both data and check vectors, out of undetectable errors arising only in data vectors. For sum codes with modules M ≥ 4, this value exceeds 3. It has been suggested to consider the specified feature of modular sum codes in concurrent error-detection circuit synthesis in automation and computing devices using the Boolean complement method...

 

Keywords: SELF-CHECKING DIGITAL DEVICE, CONCURRENT ERROR DETECTION CIRCUIT, MODULAR SUM CODE, BOOLEAN COMPLEMENT, ERROR DETECTION AT DIGITAL DEVICE OUTPUTS

ОБСУЖДЕНИЕ:
Добавить новый комментарий к этой публикации