Детальная информация

Название Design and analysis of a reconfigurable hardware accelerator for solving a system of linear equations using Jacobi method = Проектирование и анализ реконфигурируемого аппаратного ускорителя для решения системы линейных уравнений методом Якоби // Информатика, телекоммуникации и управление = Computing, Telecommunications and Control. – 2025. – Т. 18, № 4. — С. 76-86
Авторы Gonzalez M. F. ; Antonov A. P.
Выходные сведения 2025
Коллекция Общая коллекция
Тематика Вычислительная техника ; Блоки обработки данных ; hardware accelerators ; reconfigurable accelerators ; accelerator design ; hardware accelerator analysis ; solving linear equations ; Jacobi method ; method Jacobi ; аппаратные ускорители ; реконфигурируемые ускорители ; проектирование ускорителей ; анализ аппаратных ускорителей ; решение линейных уравнений ; метод Якоби ; Якоби метод
УДК 004.31
ББК 32.973-04
Тип документа Статья, доклад
Язык Английский
DOI 10.18721/JCSTCS.18407
Права доступа Свободный доступ из сети Интернет (чтение, печать, копирование)
Дополнительно Новинка
Ключ записи RU\SPSTU\edoc\78364
Дата создания записи 02.03.2026

Разрешенные действия

Прочитать Загрузить (1,1 Мб)

Группа Анонимные пользователи
Сеть Интернет

This work presents the design and analysis of a reconfigurable hardware accelerator for solving a system of linear equations using Jacobi method, implemented on a reconfigurable device, as well as a comparative study of software and hardware implementations. Recent advancements in computing capabilities have been hindered by the so-called "walls": memory, power consumption and clock frequency limitations imposed by current technology. Solutions to overcome these "walls" include reconfigurable computing and high-level synthesis. The system under development and analysis was described in the C++ language and implemented using a high-level synthesis method, which reduces design time and enables more efficient exploration of different hardware architectures. The comparative analysis showed a performance increment over the original implementation, with energy consumption comparable to that of a modern mid-class microprocessor.

В данной работе представлены разработка и анализ реконфигурируемого аппаратного ускорителя для решения системы линейных уравнений методом Якоби, реализованного на реконфигурируемом устройстве. Проведено сравнительное исследование производительности аппаратной и программной реализаций. В последнее время рост вычислительных возможностей высокопроизводительных вычислительных систем сдерживается такими преградами, как память, энергопотребление, тактовая частота, накладываемыми современными технологиями. Решениями для преодоления указанных преград являются реконфигурируемые вычисления и высокоуровневый синтез. Разрабатываемая и анализируемая система была описана на языке C++ и реализована с использованием метода высокоуровневого синтеза, что позволило сократить время проектирования и эффективнее исследовать различные аппаратные архитектуры. Сравнительный анализ показал увеличение производительности по сравнению с первоначальной реализацией при потреблении энергии, сопоставимом с современным микропроцессором среднего класса.

Место доступа Группа пользователей Действие
Локальная сеть ИБК СПбПУ Все
Прочитать Печать Загрузить
Интернет Все

Количество обращений: 5 
За последние 30 дней: 5

Подробная статистика