Детальная информация

Название Исследование токовых зеркал, используемых в КМОП-технологии: выпускная квалификационная работа бакалавра: направление 11.03.04 Электроника и наноэлектроника ; образовательная программа 11.03.04_03 Интегральная электроника и наноэлектроника
Авторы Вершинина Анастасия Александровна
Научный руководитель Морозов Дмитрий Валерьевич
Организация Санкт-Петербургский политехнический университет Петра Великого. Институт физики, нанотехнологий и телекоммуникаций
Выходные сведения Санкт-Петербург, 2019
Коллекция Выпускные квалификационные работы; Общая коллекция
Тематика токовое зеркало; источник тока; комплементарный металл-оксид-полупроводник; коэффициент передачи; выходное сопротивление; метод узловых потенциалов; current mirror; current source; complementary metal oxide semiconductor; transfer ratio; output resistance; nodal analyses method
Тип документа Выпускная квалификационная работа бакалавра
Тип файла PDF
Язык Русский
Уровень высшего образования Бакалавриат
Код специальности ФГОС 11.03.04
Группа специальностей ФГОС 110000 - Электроника, радиотехника и системы связи
Ссылки Отзыв руководителя; Отчет о проверке на объем и корректность внешних заимствований
DOI 10.18720/SPBPU/3/2019/vr/vr19-5016
Права доступа Доступ по паролю из сети Интернет (чтение, печать, копирование)
Ключ записи ru\spstu\vkr\5128
Дата создания записи 17.01.2020

Разрешенные действия

Действие 'Прочитать' будет доступно, если вы выполните вход в систему или будете работать с сайтом на компьютере в другой сети

Действие 'Загрузить' будет доступно, если вы выполните вход в систему или будете работать с сайтом на компьютере в другой сети

Группа Анонимные пользователи
Сеть Интернет

Объектом исследования являются схемы токовых зеркал. Цель работы – исследование токовых зеркал, используемых в КМОП-технологии. Проведен анализ схем токовых зеркал в базисе узловых потенциалов. Получены расчетные формулы для значений коэффициента отражения и выходного сопротивления токовых зеркал. Предложена схема каскодного токового зеркала с измененной коммутацией затворных узлов. Представлены результаты моделирования в Cadence Virtuoso с использованием 180 нм КМОП-технологии. По результатам моделирования рассмотрено влияние геометрических размеров транзисторов на коэффициент отражения токовых зеркал, влияние разброса параметров технологии и температуры на параметры исследуемых токовых зеркал. Оценена площадь, занимаемая токовыми зеркалами на кристалле. Получены численные значения для выходного сопротивления, коэффициента отражения и допустимого выходного напряжения схем токовых зеркал.

In this paper simulation of current mirror circuits have been done by 180nm CMOS technology using Cadence Virtuoso. The circuits have been analyzed with the nodal analyses method. The current mirror circuit based on the cascode current mirror has been proposed.

Место доступа Группа пользователей Действие
Локальная сеть ИБК СПбПУ Все
Прочитать Печать Загрузить
Интернет Авторизованные пользователи СПбПУ
Прочитать Печать Загрузить
Интернет Анонимные пользователи

Количество обращений: 22 
За последние 30 дней: 0

Подробная статистика