Детальная информация

Название: Разработка траектории проектирования цифровых устройств в среде Intel Quartus Prime на примере вычитателя и делителя: выпускная квалификационная работа бакалавра: 09.03.04 - Программная инженерия ; 09.03.04_01 - Технология разработки и сопровождения качественного программного продукта
Авторы: Киселев Ярослав Игоревич
Научный руководитель: Амосов Владимир Владимирович
Организация: Санкт-Петербургский политехнический университет Петра Великого. Институт компьютерных наук и технологий
Выходные сведения: Санкт-Петербург, 2019
Коллекция: Выпускные квалификационные работы; Общая коллекция
Тематика: цифровое устройство; схемотехника; делитель; деление; вычитатель; вычитание; сумматор-вычитатель; матричный делитель; проектрование цифровых устройств; digital device; circuitry; divider; division; subtractor; subtraction; adder-subtractor; matrix divider; projecting digital devices
Тип документа: Выпускная квалификационная работа бакалавра
Тип файла: PDF
Язык: Русский
Уровень высшего образования: Бакалавриат
Код специальности ФГОС: 09.03.04
Группа специальностей ФГОС: 090000 - Информатика и вычислительная техника
Ссылки: Отзыв руководителя; Отчет о проверке на объем и корректность внешних заимствований
DOI: 10.18720/SPBPU/3/2019/vr/vr19-5200
Права доступа: Доступ по паролю из сети Интернет (чтение, печать)
Ключ записи: ru\spstu\vkr\2667

Разрешенные действия:

Действие 'Прочитать' будет доступно, если вы выполните вход в систему или будете работать с сайтом на компьютере в другой сети

Группа: Анонимные пользователи

Сеть: Интернет

Аннотация

Работа посвящена разработке траектории проектирования цифровых устройств программистом. В качестве примеров были взяты сумматор-вычитатель и матричный делитель. При создании устройств были использованы средcndа проектирования цифровых устройств Intel Quartus Prime с языками Verilog HDL и VHDL, среда тестирования устройств ModelSim от Mentor Graphics с языками Verilog HDL и VHDL. Результатом работы являются структурные модели устройств разрядностью 8 бит, разрядностью 16 бит. Разработанные устройства соответствуют заданным спецификациям и требованиям международных стандартов по электронике и электротехнике.

The work is devoted to the development of the trajectory of designing digital devices programmer. The adder-subtractor and matrix divisor were taken as examples. When you create the device using the design tools digital devices Intel Quartus Prime with languages Verilog HDL and MRV, environment testing devices, ModelSim from Mentor Graphics with languages Verilog HDL and VHDL. The result of the work are structural models of devices with 8-bit and 16-bit capacity. The developed devices comply with the specified specifications and requirements of international standards for electronics and electrical engineering.

Права на использование объекта хранения

Место доступа Группа пользователей Действие
Локальная сеть ИБК СПбПУ Все Прочитать Печать
Интернет Авторизованные пользователи СПбПУ Прочитать Печать
-> Интернет Анонимные пользователи

Статистика использования

stat Количество обращений: 20
За последние 30 дней: 0
Подробная статистика