Детальная информация

Название: Реализация в FPGA модулятора DVB-S2/S2X: выпускная квалификационная работа бакалавра: направление 11.03.02 «Инфокоммуникационные технологии и системы связи» ; образовательная программа 11.03.02_01 «Системы мобильной связи»
Авторы: Мошненко Ангелина Игоревна
Научный руководитель: Рашич Андрей Валерьевич
Организация: Санкт-Петербургский политехнический университет Петра Великого. Институт физики, нанотехнологий и телекоммуникаций
Выходные сведения: Санкт-Петербург, 2020
Коллекция: Выпускные квалификационные работы; Общая коллекция
Тематика: модуляция; маппер; сигнальное созвездие; реализация; архитектура; mapper; modulation; PSK; constellation; implementation; archtecture
Тип документа: Выпускная квалификационная работа бакалавра
Тип файла: PDF
Язык: Русский
Уровень высшего образования: Бакалавриат
Код специальности ФГОС: 11.03.02
Группа специальностей ФГОС: 110000 - Электроника, радиотехника и системы связи
DOI: 10.18720/SPBPU/3/2020/vr/vr20-3452
Права доступа: Доступ по паролю из сети Интернет (чтение, печать, копирование)
Дополнительно: Новинка
Ключ записи: ru\spstu\vkr\27007

Разрешенные действия:

Действие 'Прочитать' будет доступно, если вы выполните вход в систему или будете работать с сайтом на компьютере в другой сети Действие 'Загрузить' будет доступно, если вы выполните вход в систему или будете работать с сайтом на компьютере в другой сети

Группа: Анонимные пользователи

Сеть: Интернет

Аннотация

Тема выпускной квалификационной работы: «Реализация в FPGAмодулятора DVB-S2/S2X».Цель работы: разработка и реализация в FPGA Kintex Ultrascale KU115 модуля преобразования информационных битов в комплексные модуляционные символы с поддержкой всех режимов стандартов DVB-S2/S2x на основе встроенной блочной памяти. Данная работа посвящена вычислению и построению сигнальных созвездий, используемых в стандартах спутниковой связи DVB-S2/S2X. Рассмотрены фазовая (PSK) и амплитудно-фазовая (APSK) модуляции. Маппер (модулятор) представлен большим количеством созвездий. Их наличие предполагает, что маппер будет занимать большой объём ресурсов ПЛИС (программируемая логическая интегральная схема). Для решения этой проблемы, то есть для минимизации ресурсов, была предложена архитектура,описанная в работе. В ходе работы были поставлены и решены следующие задачи: -разработка архитектуры универсального модулятора с поддержкой всех режимов стандартов DVB-S2/S2x; -реализация универсального модулятора с поддержкой всех режимов стандартов DVB-S2/S2xв FPGA -анализ использованного количества ресурсов и максимальной производительности реализованного модулятора в FPGA Kintex Ultrascale KU115. Предложенная архитектура маппера для стандартов DVB-S2/S2Xреализована на языке VHDLи синтезирована в среде Vivado Design Suite. Также была выполнена имплементация на тактовой частоте 400 МГц в ПЛИС KintexUltraScaleKU115.

The subject of the graduate qualification work is “Implementation of the DVB-S2 / S2X modulator in FPGA”. The aim of the work is the development and implementation in the Kintex Ultrascale KU115 of a module for converting information bits into complex modulation symbols with support for all modes of DVB-S2 / S2x standards based on block memory. The work is devoted to calculation and construction of signal constellations, which are using in the satellite communications standards DVB-S2 / S2X. The phase (PSK) and amplitude-phase (APSK) modulations are considered in this work. Mapper is represented by a large number of constellations. The use of them means that the mapper will occupy a large amount of FPGA resources. An architecture, which described in this work, proposed for solvingthis problem, that is, to minimize re-sources. The research set the following goals: -development of a universal modulator architecture with support for all modes of DVB-S2 / S2x standards; -implementation of a universal modulator with support for all modes of DVB-S2 / S2x standards in FPGA -analysis of the amount of resources used and the maximum productivity of the implemented modulator in the Kintex Ultrascale KU115 FPGA. The proposed mapper architecture for DVB-S2 / S2X standards is implemented in VHDL and synthesized in the Vivado Design Suite. Implementation was performed at аfrequency 400 MHz in FPGA Kintex UltraScale KU115.

Права на использование объекта хранения

Место доступа Группа пользователей Действие
Локальная сеть ИБК СПбПУ Все Прочитать Печать Загрузить
Интернет Авторизованные пользователи СПбПУ Прочитать Печать Загрузить
-> Интернет Анонимные пользователи

Оглавление

  • СПИСОК АББРЕВИАТУР И СОКРАЩЕНИЙ
  • ВВЕДЕНИЕ
  • 1. СПОСОБЫ МОДУЛЯЦИИ В DVB-S2/S2X
  • 1.1. Структура кадра в стандартах DVB-S2/S2x
  • 1.2. Способы модуляции в DVB-S2
  • 1.3. Способы модуляции в DVB-S2x
  • 1.4. Цель работы и основные задачи
  • 2. РЕАЛИЗАЦИЯ В FPGA УНИВЕРСАЛЬНОГО МОДУЛЯТОРА DVB-S2/S2X
  • 2.1. Архитектура модулятора
  • 2.2. Реализация универсального модулятора DVB-S2/S2X в FPGA Kintex Ultrascale KU115
  • 2.3. Анализ разработанного модулятора
  • 2.4. Выводы по разделу 2
  • ЗАКЛЮЧЕНИЕ
  • БИБЛИОГРАФИЧЕСКИЙ СПИСОК
  • ПРИЛОЖЕНИЕ 1. НУМЕРАЦИЯ ТОЧЕК СИГНАЛЬНЫХ СОЗВЕЗДИЙ B ROM

Статистика использования

stat Количество обращений: 5
За последние 30 дней: 0
Подробная статистика