Детальная информация

Название: Реализация перемежителя стандарта DVB-S2X в FPGA: выпускная квалификационная работа бакалавра: направление 11.03.01 «Радиотехника» ; образовательная программа 11.03.01_01 «Радиотехнические средства передачи, приема и обработки сигналов»
Авторы: Чуприна Роман Владимирович
Научный руководитель: Фадеев Дмитрий Кантович
Другие авторы: Зудов Роман Игоревич
Организация: Санкт-Петербургский политехнический университет Петра Великого. Институт физики, нанотехнологий и телекоммуникаций
Выходные сведения: Санкт-Петербург, 2020
Коллекция: Выпускные квалификационные работы; Общая коллекция
Тематика: DVB-S2X; помехоустойчивое кодирование; реализация; перестановка; forward error-correction; implementation; permutation
Тип документа: Выпускная квалификационная работа бакалавра
Тип файла: PDF
Язык: Русский
Уровень высшего образования: Бакалавриат
Код специальности ФГОС: 11.03.01
Группа специальностей ФГОС: 110000 - Электроника, радиотехника и системы связи
Ссылки: Отзыв руководителя; Отчет о проверке на объем и корректность внешних заимствований
DOI: 10.18720/SPBPU/3/2020/vr/vr20-4821
Права доступа: Доступ по паролю из сети Интернет (чтение, печать, копирование)
Ключ записи: ru\spstu\vkr\8008

Разрешенные действия:

Действие 'Прочитать' будет доступно, если вы выполните вход в систему или будете работать с сайтом на компьютере в другой сети Действие 'Загрузить' будет доступно, если вы выполните вход в систему или будете работать с сайтом на компьютере в другой сети

Группа: Анонимные пользователи

Сеть: Интернет

Аннотация

Тема выпускной квалификационной работы: «Реализация перемежителя стан-дарта DVB-S2X в FPGA». В данной работе рассмотрен блок-перемежитель стандарта DVB-S2X. Изучена общая схема модема исследуемого стандарта, а также модуль помехоустойчивого кодирования в её составе. Предложен метод на основе линейного конгруэнтного генератора, который взят за основу при реализации алгоритма в FPGA. Оценены различные конфигурации перемежителя. Рассмотрены уже существующие реализации блока перемежителя и алгоритмы их работы. Была разработана архитектура блочного перемежителя управляемого модкодом, с помощью которого задаются параметры перемежителя, работающего по прин-ципу двойной памяти, в котором устранена проблема комплексного конечного автомата путем разделения операции перемежения в два этапа: матричного перемежения и блока перестановки. Удалось успешно произвести разводку проекта для архитектуры, предложенной в данной бакалаврской работе.

The subject of the graduate qualification work is "Implementation of the interleaver of standard DVB-S2X in FPGA." In this paper, a block interleaver of the DVB-S2X standard is considered. The general modem circuit of the standard under study, as well as FEC module in its composition, are studied. A method based on a linear congruent generator is pro-posed, which is taken as the basis for the implementation of the algorithm in FPGA. Different interleaver configurations are evaluated. Existing implementations of the interleaver block and their operation algorithms are considered. The architecture of a block interleaver controlled by a modcode was developed, with the help of which parameters of an interleaver working on the principle of double memory are set, in which the problem of a complex state machine is eliminated by separating the inter-leaving operation in two stages: matrix interleaving and a permutation unit. It was possible to successfully lay out the project for the architecture proposed in this bachelor's work.

Права на использование объекта хранения

Место доступа Группа пользователей Действие
Локальная сеть ИБК СПбПУ Все Прочитать Печать Загрузить
Интернет Авторизованные пользователи СПбПУ Прочитать Печать Загрузить
-> Интернет Анонимные пользователи

Статистика использования

stat Количество обращений: 18
За последние 30 дней: 0
Подробная статистика