Детальная информация

Название: Разработка FPGA-библиотеки параметризируемых модулей для преобразования двоичных чисел в двоично-десятичные и наоборот: выпускная квалификационная работа бакалавра: направление 09.03.01 «Информатика и вычислительная техника» ; образовательная программа 09.03.01_01 «Разработка компьютерных систем»
Авторы: Грубенкова Елизавета Валерьевна
Научный руководитель: Филиппов Алексей Семенович
Организация: Санкт-Петербургский политехнический университет Петра Великого. Институт компьютерных наук и кибербезопасности
Выходные сведения: Санкт-Петербург, 2024
Коллекция: Выпускные квалификационные работы; Общая коллекция
Тематика: двоично-десятичный код; двоичный код; преобразователь; библиотека модулей; параметрезируемые модули; арифметические алгоритмы преобразования; binary-coded decimal; binary; converter; module library; parametrizable modules; arithmetic conversion algorithms
Тип документа: Выпускная квалификационная работа бакалавра
Тип файла: PDF
Язык: Русский
Уровень высшего образования: Бакалавриат
Код специальности ФГОС: 09.03.01
Группа специальностей ФГОС: 090000 - Информатика и вычислительная техника
DOI: 10.18720/SPBPU/3/2024/vr/vr24-1903
Права доступа: Доступ по паролю из сети Интернет (чтение)
Дополнительно: Новинка
Ключ записи: ru\spstu\vkr\28923

Разрешенные действия:

Действие 'Прочитать' будет доступно, если вы выполните вход в систему или будете работать с сайтом на компьютере в другой сети

Группа: Анонимные пользователи

Сеть: Интернет

Аннотация

В работе исследованы существующие методы преобразования двоично-десятичных чисел в двоичные и наоборот на FPGA. Также классифицированы алгоритмы преобразования. Создана библиотека параметризируемых модулей на языке Verilog, и модули протестированы на ПЛИС семейства Cyclone IV. Разработана методика выбора модуля для использования разработчиками в проектах.

The thesis investigates existing methods of converting binary-coded decimal numbers to binary and vice versa on FPGA. Additionally, it classifies conversion algorithms. A library of parameterizable modules in Verilog was created, and the modules were tested on Cyclone IV FPGAs. A methodology for selecting a module for developers to use in their projects was developed.

Права на использование объекта хранения

Место доступа Группа пользователей Действие
Локальная сеть ИБК СПбПУ Все Прочитать
Интернет Авторизованные пользователи СПбПУ Прочитать
-> Интернет Анонимные пользователи

Статистика использования

stat Количество обращений: 0
За последние 30 дней: 0
Подробная статистика