Details

Title: Основы системной отладки при проектировании в Quartus Prime: учебно-методические материалы
Creators: Антонов Александр Петрович; Кошелев Сергей Иванович; Федотов Александр Александрович; Филиппов Алексей Семенович
Organization: Санкт-Петербургский политехнический университет Петра Великого. Институт компьютерных наук и технологий. Высшая школа интеллектуальных систем и суперкомпьютерных технологий
Imprint: Санкт-Петербург, 2021
Collection: Учебная и учебно-методическая литература; Общая коллекция
Subjects: Вычислительные машины электронные — Программирование - Автоматизация; Технические системы — Проектирование; Логические схемы; Вычислительные машины электронные персональные — Процессоры; Преобразователи аналого-цифровые
UDC: 004.31(075.8); 004.4'24(075.8); 004.032.26(075.8)
Document type: Tutorial
File type: PDF
Language: Russian
Speciality code (FGOS): 09.03.01
Speciality group (FGOS): 090000 - Информатика и вычислительная техника
DOI: 10.18720/SPBPU/5/tr21-156
Rights: Свободный доступ из сети Интернет (чтение)
Additionally: New arrival

Allowed Actions: Read

Group: Anonymous

Network: Internet

Annotation

Учебное пособие предназначено для бакалавров, специализирующихся по направ¬лению 09.03.01 (230100) “Информатика и вычислительная техника” в рамках программ: 09.03.01_01 "Разработка компьютерных систем" и 09.03.01_02 “Технологии разработки программного обеспечения", изучающих курс “Схемотехника операционных устройств" в Высшей школе интеллектуальных систем и суперкомпьютерных технологий (ВШИСиСТ) ИКНТ. В пособии приводятся методические указания по выполнению лабораторных работ второго семестра обучения в САПР Quartus Prime для ПЛМ Cyclone IVE EP4CE6E22C8 установленной на лабораторной плате miniDiLaB. 1. Вывод контрольных точек с использованием Signal Probe Pins. 2. Вывод контрольных точек на логический анализатор, построенный с ис-пользованием Logic Analyzer Interface Editor (LAI). 3. Работа со встроенным логическим анализатором Signal Tap II (ELA). 4. Использование встроенного логического анализатора (ЛА) SignalTapII для исследование дребезга контактов движкового переключателя. 5. Исследование широтно-импульсного модулятора с помощью встроенного логического анализатора SignalTapII и InSystem Sources and Probes Editor. Рекомендовано к изданию Высшей школой интеллектуальных систем и суперкомпьютерных технологий (ВШИСиСТ) Института компьютерных наук и технологий (ИКНТ).

Document access rights

Network User group Action
ILC SPbPU Local Network All Read
-> Internet All Read

Usage statistics

stat Access count: 6
Last 30 days: 2
Detailed usage statistics