Details

Title Снижение фазового шума в SiP-системах путем оптимизации динамического импеданса цепей питания = Phase noise reduction in SiP systems by dynamic impedance optimization of power supply nets // Известия высших учебных заведений. Электроника. – 2025. – Т. 30, № 4. — С. 469-477
Creators Коршунов А. В. ; Щучкин Е. Ю.
Imprint 2025
Collection Общая коллекция
Subjects Вычислительная техника ; Имитационное компьютерное моделирование ; Энергетика ; Детали и узлы электрических аппаратов ; фазовые шумы ; снижение фазовых шумов ; цепи питания (энергетика) ; динамический импеданс ; SiP-системы ; фильтрующие конденсаторы ; цифровая обработка сигналов ; phase noise ; phase noise reduction ; power supply circuits (energy) ; dynamic impedance ; SiP systems ; filter capacitors ; digital signal processing
UDC 004.94 ; 621.3
LBC 32.973-018.2 ; 31.264-04
Document type Article, report
Language Russian
DOI 10.24151/1561-5405-2025-30-4-469-477
Rights Доступ по паролю из сети Интернет (чтение)
Record key RU\SPSTU\edoc\77188
Record create date 10/20/2025

Allowed Actions

View

Производительность систем в корпусе (SysteminPackage, SiP) для цифровой обработки сигналов во многом зависит от скорости обмена данными между микросхемами внутри системы. Одна из проблем, ограничивающая скорость обмена данными, - фазовый шум. В работе рассмотрено влияние импеданса цепей питания на фазовый шум при передаче данных между процессорами внутри SiP-системы. Предложен подход к определению амплитуды фазовых шумов на основе моделирования работы SiP-системы с применением IBIS-моделей приемопередатчиков и S-параметров топологии корпуса. Установлено, что применение в составе SiP-систем фильтрующих конденсаторов, обеспечивающих низкий импеданс цепей питания на частоте работы приемопередатчиков и ее гармониках, позволяет значительно снизить уровень фазовых шумов. Показано, что лучших результатов можно достичь, если подобрать конденсаторы по итогам моделирования топологии корпуса в САПР.

The performance of systems in package(SiP) for digital signal processing depends considerably on the speed of data exchange between chips inside the system. One of the problems limiting the data exchange speed is the phase jitter. In this work, power supply net impedance effect on phase jitter during data transmission between processors inside a SiP is considered. An approach to determining a phase noise amplitude based on a SiP functioning simulation with IBIS models of transceivers and S-parameters of package topology is proposed. It has been established that using of filter capacitors enclosed in SiP and providing low impedance of a power supply net at a transceivers operating frequency and its harmonics allows substantial reduction of phase jitter level. It was demonstrated that the best results can be achieved if the capacitors are selected based on the results of the package simulation in CAD.

Access count: 33 
Last 30 days: 11

Detailed usage statistics