Детальная информация

Название Коррекция ошибок на основе ПЛИС в цифровых телевизионных приёмниках: магистерская диссертация: 11.04.01
Авторы Хмельницкая Ксения Андреевна
Научный руководитель Щербинина Елизавета Альбертовна
Организация Санкт-Петербургский политехнический университет Петра Великого. Институт физики, нанотехнологий и телекоммуникаций
Выходные сведения Санкт-Петербург, 2016
Коллекция Выпускные квалификационные работы; Общая коллекция
Тематика Кодирующие и декодирующие устройства; Декодирование; Кодирование помехоустойчивое; Микроэлектронные схемы интегральные — Применение; Телевидение; цифровое телевидение; система коррекции ошибок; digital television; system error correction
УДК 621.397.132.037.372(043.3); 519.72:621.391.7/.8(043.3); 004.312.26(043.3)
Тип документа Выпускная квалификационная работа магистра
Тип файла PDF
Язык Русский
Уровень высшего образования Магистратура
Код специальности ФГОС 11.04.01
Группа специальностей ФГОС 110000 - Электроника, радиотехника и системы связи
DOI 10.18720/SPBPU/2/v16-3073
Права доступа Доступ по паролю из сети Интернет (чтение, печать, копирование)
Ключ записи RU\SPSTU\edoc\35119
Дата создания записи 20.12.2016

Разрешенные действия

Действие 'Прочитать' будет доступно, если вы выполните вход в систему или будете работать с сайтом на компьютере в другой сети

Действие 'Загрузить' будет доступно, если вы выполните вход в систему или будете работать с сайтом на компьютере в другой сети

Группа Анонимные пользователи
Сеть Интернет

В работе был осуществлён анализ и моделирование двух алгоритмов декодирования LDPC кодов. Была произведена оценка вероятности ошибок на бит для этих алгоритмов декодирования. На основе готовой реализации декодера LDPC на ПЛИС, была произведена оценка загруженности ПЛИС при реализации нового выбранного алгоритма декодирования.

The work was carried out the analysis and modeling of two LDPC codes decoding algorithms. It was evaluated on the bit error probability for these decoding algorithms. On the basis of the final implementation of the LDPC decoder FPGA has assessed the workload at the FPGA implementation of a new decoding algorithm selected.

Место доступа Группа пользователей Действие
Локальная сеть ИБК СПбПУ Все
Прочитать Печать Загрузить
Интернет Авторизованные пользователи СПбПУ
Прочитать Печать Загрузить
Интернет Анонимные пользователи

Количество обращений: 2699 
За последние 30 дней: 1

Подробная статистика