Details

Title: Реализация и исследование 5GL1 на платформе с архитектурой Intel Skylake: выпускная квалификационная работа магистра: 09.04.01 - Информатика и вычислительная техника ; 09.04.01_14 - Проектирование аппаратно-программных средств вычислительных систем
Creators: Котелевский Алексей Сергеевич
Scientific adviser: Филиппов Алексей Семенович
Other creators: Новопашенный Андрей Гелиевич
Organization: Санкт-Петербургский политехнический университет Петра Великого. Институт компьютерных наук и технологий
Imprint: Санкт-Петербург, 2019
Collection: Выпускные квалификационные работы; Общая коллекция
Subjects: Интернет; Информация — Передача; мобильные сети; intel skylake
UDC: 004.738.5(043.3); 004.738.2(043.3)
Document type: Master graduation qualification work
File type: PDF
Language: Russian
Level of education: Master
Speciality code (FGOS): 09.04.01
Speciality group (FGOS): 090000 - Информатика и вычислительная техника
Links: Отзыв руководителя; Рецензия; Отчет о проверке на объем и корректность внешних заимствований
DOI: 10.18720/SPBPU/3/2019/vr/vr19-702
Rights: Доступ по паролю из сети Интернет (чтение, печать, копирование)
Record key: ru\spstu\vkr\2508

Allowed Actions:

Action 'Read' will be available if you login or access site from another network Action 'Download' will be available if you login or access site from another network

Group: Anonymous

Network: Internet

Annotation

Целью работы является изучение и разработка физического уровня сети 5G на платформе с микроархитектурой Intel Skylake. В научно-исследовательской работе был проведен обзор сетей пятого поколения, описаны уровни, из которых состоит протокол и дано описание структуры слотов, в которых передаются данные. Была описана микроархитектура Intel Skylake, а так же 256- и 512-битные инструкции, представленные на этой платформе. С помощью векторных инструкций данной микроархитектуры были реализованы алгоритмы физического уровня сети 5G.

The purpose of the work is to study and develop the physical layer of the 5G network on a platform with the Intel Skylake microarchitecture. The research work reviewed the fifth generation networks, described the levels that make up the protocol, and describes the structure of the slots in which data is transmitted. The Intel Skylake micro-architecture was described, as well as the 256- and 512-bit instructions presented on this platform. Using the vector instructions of this micro-architecture, the algorithms of the physical layer of the 5G network were implemented.

Document access rights

Network User group Action
ILC SPbPU Local Network All Read Print Download
Internet Authorized users SPbPU Read Print Download
-> Internet Anonymous

Table of Contents

  • ВВЕДЕНИЕ
  • 1. Мобильные сети
    • 1.1. Эволюция мобильных сетей передачи данных
    • 1.2. Протокол 5G
      • 1.2.1. Каналы передачи данных
      • 1.2.2. Структура фрейма
    • 1.3. Полярное кодирование
    • 1.4. LDPC коды
    • 1.5. Технология MIMO
  • 2. Архитектура Intel Skylake
    • 2.1. Обзор
    • 2.2. Инструкции AVX
      • 2.2.1. AVX-256
      • 2.2.2. AVX-512
  • 3. Реализация
    • 3.1. Спецификация и окружение
    • 3.2. Генерация псевдослучайных последовательностей
    • 3.3. Генерация пилотных сигналов
    • 3.4. Маппинг пилотных сигналов
  • 4. Тестирование и производительность
  • ЗАКЛЮЧЕНИЕ
  • СПИСОК ИСПОЛЬЗОВАННЫХ ИСТОЧНИКОВ
  • ПРИЛОЖЕНИЕ. ЛИСТИНГИ

Usage statistics

stat Access count: 42
Last 30 days: 0
Detailed usage statistics