Details

Title: Проблема нестабильности фазы сигнала задающего генератора в системе связи 5G: выпускная квалификационная работа магистра: направление 11.04.04 «Электроника и наноэлектроника» ; образовательная программа 11.04.04_06 «Наноэлектроника и микроэлектромеханические системы»
Creators: Юй Вэньнин
Scientific adviser: Коротков Александр Станиславович
Organization: Санкт-Петербургский политехнический университет Петра Великого. Институт электроники и телекоммуникаций
Imprint: Санкт-Петербург, 2023
Collection: Выпускные квалификационные работы; Общая коллекция
Subjects: Генераторы; Беспроводная связь; джиттер; каскадная ФАПЧ; фазовый шум; jitter; cascade PLL; phase noise
UDC: 621.373; 621.396.93; 621.395:621.371
Document type: Master graduation qualification work
File type: PDF
Language: Russian
Level of education: Master
Speciality code (FGOS): 11.04.04
Speciality group (FGOS): 110000 - Электроника, радиотехника и системы связи
DOI: 10.18720/SPBPU/3/2023/vr/vr23-5999
Rights: Доступ по паролю из сети Интернет (чтение, печать)
Record key: ru\spstu\vkr\26241

Allowed Actions:

Action 'Read' will be available if you login or access site from another network

Group: Anonymous

Network: Internet

Annotation

Данная работа посвящена разработке контуров фазовой автоподстройки частоты для повышения стабильности тактовых генераторов. Использован Simulink для моделирования и симуляции CPPLL, SSPLL и Cascade PLL соответственно, для получения их диаграмм управляющего напряжения и спектральных диаграмм, а также анализа преимуществ и недостатков трех PLL, проведена отладка моделей. Введен фазовый шум, проведено сравнение шумов и выбрана лучшую архитектуру SSPLL. Разработана схема моделирования многомодовых делителей частоты. Применено специализированное программное и математическое обеспечение для моделирования и построения необходимых функциональных зависимостей.

This work is devoted to the development of phase-locked loops to improve the stability of clock generators. I used Simulink to model and simulate CPPLL, SSPLL, and Cascade PLL respectively, obtain their control voltage diagrams and spectrum diagrams, and analyze the advantages and disadvantages of the three PLLs. and tuned it. Introduce phase noise, compare their noise and choose the best SSPLL architecture. A modeling scheme for multimode frequency dividers has been developed. Apply specialized software and mathematical software to model and construct the required functional dependencies.

Document access rights

Network User group Action
ILC SPbPU Local Network All Read Print
Internet Authorized users SPbPU Read Print
-> Internet Anonymous

Usage statistics

stat Access count: 3
Last 30 days: 1
Detailed usage statistics