Details

Title: Схемотехника цифровых устройств. Комбинационные и последовательностные схемы: учебное пособие
Creators: Морозов Дмитрий Валерьевич; Пилипко Михаил Михайлович; Енученко Михаил Сергеевич
Organization: Санкт-Петербургский политехнический университет Петра Великого
Imprint: Санкт-Петербург, 2022
Collection: Учебная и учебно-методическая литература; Общая коллекция
Subjects: Логические схемы полупроводниковые; Алгебра логики
UDC: 004.312(075.8); 621.382(075.8); 512.563.6(075.8)
Document type: Tutorial
File type: PDF
Language: Russian
Speciality code (FGOS): 11.03.04
Speciality group (FGOS): 110000 - Электроника, радиотехника и системы связи
DOI: 10.18720/SPBPU/5/tr22-35
Rights: Свободный доступ из сети Интернет (чтение, печать, копирование)
Record key: RU\SPSTU\edoc\67870

Allowed Actions: Read Download (2.5 Mb)

Group: Anonymous

Network: Internet

Annotation

Соответствует содержанию дисциплины «Схемотехника цифровых устройств» Федерального образовательного стандарта высшего образования по направлению подготовки 11.03.04 «Электроника и наноэлектроника». Изложены основные сведения по построению цифровых схем на металл-оксид-полупроводник (МОП) транзисторах. Рассмотрены структура, принцип действия, вольт-амперные характеристики и эквивалентные схемы МОП-транзисторов. Представлены основы алгебры логики, логические элементы и комбинационные цифровые схемы: инвертор, «И-НЕ», «ИЛИ-НЕ», «И-ИЛИ-НЕ», «ИЛИ-И-НЕ», «исключающее ИЛИ», «исключающее ИЛИ-НЕ», мультиплексоры и сумматоры. Описана реализация схем с использованием транзисторов с дополнительным управлением по стоку или истоку. Приводятся последовательностные цифровые схемы – триггеры, регистры и счётчики. Использование материала учебного пособия должно исключить боль и слезы при изучении дисциплины. Предназначено для студентов, обучающихся по направлению подготовки 11.03.04 «Электроника и наноэлектроника».

Document access rights

Network User group Action
ILC SPbPU Local Network All Read Print Download
-> Internet All Read Print Download

Table of Contents

  • ОГЛАВЛЕНИЕ
  • СПИСОК ПРИНЯТЫХ СОКРАЩЕНИЙ
  • ВВЕДЕНИЕ
  • 1. МЕТАЛЛ-ОКИД-ПОЛУПРОВОДНИК ТРАНЗИСТОРЫ
    • 1.1. СТРУКТУРА И ПРИНЦИП ДЕЙСТВИЯ
    • 1.2. ВОЛЬТ-АМПЕРНЫЕ ХАРАКТЕРИСТИКИ И ЭКВИВАЛЕНТНЫЕ СХЕМЫ
    • 1.3. ВОПРОСЫ ДЛЯ САМОПРОВЕРКИ
  • 2. КОМБИНАЦИОННЫЕ ЦИФРОВЫЕ СХЕМЫ
    • 2.1. КОМПЛЕМЕНТАРНЫЙ ИНВЕРТОР
    • 2.2. ЛОГИЧЕСКИЕ ФУНКЦИИ И АЛГЕБРА ЛОГИКИ
    • 2.3. ЛОГИЧЕСКИЕ ЭЛЕМЕНТЫ «И-НЕ» И «ИЛИ-НЕ»
    • 2.4. ЛОГИЧЕСКИЕ ЭЛЕМЕНТЫ «И-ИЛИ-НЕ» И «ИЛИ-И-НЕ»
    • 2.5. МУЛЬТИПЛЕКСОРЫ
    • 2.6. ЛОГИЧЕСКИЕ ЭЛЕМЕНТЫ «ИСКЛЮЧАЮЩЕЕ ИЛИ» И «ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ»
    • 2.7. СИНТЕЗ КОМБИНАЦИОННЫХ ЦИФРОВЫХ СХЕМ
      • 2.7.1. СОВЕРШЕННЫЕ ДИЗЪЮНКТИВНАЯ И КОНЪЮНКТИВНАЯ НОРМАЛЬНЫЕ ФОРМЫ
      • 2.7.2. МЕТОД КУАЙНА
      • 2.7.3. КАРТЫ КАРНО
      • 2.7.4. СИНТЕЗ КОМБИНАЦИОННЫХ СХЕМ НА ЛОГИЧЕСКИХ ЭЛЕМЕНТАХ «И-НЕ» И «ИЛИ-НЕ»
      • 2.7.5. СИНТЕЗ КОМБИНАЦИОННЫХ СХЕМ НА ЛОГИЧЕСКИХ ЭЛЕМЕНТАХ «ИЛИ-И-НЕ» И «И-ИЛИ-НЕ»
      • 2.7.6. СИНТЕЗ КОМБИНАЦИОННЫХ СХЕМ НА МУЛЬТИПЛЕКСОРАХ
    • 2.8. СУММАТОРЫ
    • 2.9. ВОПРОСЫ ДЛЯ САМОПРОВЕРКИ
  • 3. ПОСЛЕДОВАТЕЛЬНОСТНЫЕ ЦИФРОВЫЕ СХЕМЫ
    • 3.1. ОСОБЕННОСТИ И СПОСОБЫ ОПИСАНИЯ
    • 3.2. ТРИГГЕРЫ С ПОТЕНЦИАЛЬНЫМ УПРАВЛЕНИЕМ
      • 3.2.1. RS-ТРИГГЕРЫ
      • 3.2.2. RCS-ТРИГГЕР
      • 3.2.3. АСИНХРОННЫЙ D-ТРИГГЕР
    • 3.3. ТРИГГЕРЫ С ДИНАМИЧЕСКИМ УПРАВЛЕНИЕМ
      • 3.3.1. T-ТРИГГЕР
      • 3.3.2. D-, DV- И DRS-ТРИГГЕРЫ
      • 3.3.3. СИНТЕЗ ТРИГГЕРНЫХ СХЕМ
      • 3.3.4. D-ТРИГГЕР НА ОСНОВЕ ПРОХОДНЫХ ТРАНЗИСТОРОВ
      • 3.3.5. JK-ТРИГГЕР
    • 3.4. РЕГИСТРЫ
      • 3.4.1. ПАРАЛЛЕЛЬНЫЙ РЕГИСТР
      • 3.4.2. РЕГИСТР СДВИГА
      • 3.4.3. РЕВЕРСИВНЫЙ РЕГИСТР СДВИГА
      • 3.4.4. ПАРАЛЛЕЛЬНО-ПОСЛЕДОВАТЕЛЬНЫЙ РЕГИСТР
      • 3.4.5. ПОСЛЕДОВАТЕЛЬНО-ПАРАЛЛЕЛЬНЫЙ РЕГИСТР
    • 3.5. СЧЕТЧИКИ
      • 3.5.1. ДВОИЧНЫЕ СЧЕТЧИКИ
      • 3.5.2. СЧЕТЧИКИ С ПРОИЗВОЛЬНЫМ КОЭФФИЦИЕНТОМ ПЕРЕСЧЕТА
    • 3.6. ПОТРЕБЛЯЕМАЯ МОЩНОСТЬ ЦИФРОВОЙ СХЕМЫ
    • 3.7. ВОПРОСЫ ДЛЯ САМОПРОВЕРКИ
  • БИБЛИОГРАФИЧЕСКИЙ СПИСОК

Usage statistics

stat Access count: 1135
Last 30 days: 82
Detailed usage statistics