Details
Title | Реализация в ПЛИС блока ACS для SEFDM-демодулятора: бакалаврская работа: 11.03.02 |
---|---|
Creators | Крылов Алексей Евгеньевич |
Other creators | Рашич Андрей Валерьевич |
Organization | Санкт-Петербургский политехнический университет Петра Великого |
Imprint | Санкт-Петербург, 2017 |
Collection | Выпускные квалификационные работы ; Общая коллекция |
Subjects | спектрально эффективные многочастотные сигналы ; sefdm-демодулятор ; max-log-map алгоритм ; блок acs ; плис |
Document type | Bachelor graduation qualification work |
File type | |
Language | Russian |
Level of education | Bachelor |
Speciality code (FGOS) | 11.03.02 |
Speciality group (FGOS) | 110000 - Электроника, радиотехника и системы связи |
DOI | 10.18720/SPBPU/2/v17-6505 |
Rights | Доступ по паролю из сети Интернет (чтение, печать, копирование) |
Record key | RU\SPSTU\edoc\48720 |
Record create date | 11/17/2017 |
Allowed Actions
–
Action 'Read' will be available if you login or access site from another network
Action 'Download' will be available if you login or access site from another network
Group | Anonymous |
---|---|
Network | Internet |
Данная работа посвящена реализации в ПЛИС блока ACS для высокопроизводительного SEFDM-демодулятора, работающего по MAP-алгоритму. Реализованный блок поддерживает конвейеризацию процесса вычислений. В ходе работы разработана архитектура блока ACS, средствами среды разработки проведено моделирование разработанного блока в режиме конвейера. После реализации блока в ПЛИС Xilinx xc7k70t-3fbg676 семейства Kintex 7 получен отчет о затраченных ресурсах ПЛИС и быстродействии полученного блока.
Network | User group | Action |
---|---|---|
ILC SPbPU Local Network | All |
|
Internet | Authorized users SPbPU |
|
Internet | Anonymous |
|
Access count: 154
Last 30 days: 0