Детальная информация

Название: Исследование методов оптимизации времени выполнения алгоритмов РЗА с использованием программно-аппаратных возможностей цифрового сигнального процессора: выпускная квалификационная работа магистра по направлению 13.04.02 - Электроэнергетика и электротехника ; 13.04.02_05 - Автоматика энергетических систем
Авторы: Короткий Артур Владимирович
Научный руководитель: Терешкин Артур Викторович
Другие авторы: Богданов Александр Владимирович
Организация: Санкт-Петербургский политехнический университет Петра Великого. Институт энергетики
Выходные сведения: Санкт-Петербург, 2019
Коллекция: Выпускные квалификационные работы; Общая коллекция
Тематика: Релейная защита; короткое замыкание; оптимизация; цифровой сигнальный процессор; цифровая обработка сигналов
УДК: 621.316.925-52
Тип документа: Выпускная квалификационная работа магистра
Тип файла: PDF
Язык: Русский
Уровень высшего образования: Магистратура
Код специальности ФГОС: 13.04.02
Группа специальностей ФГОС: 130000 - Электро- и теплоэнергетика
Ссылки: Отзыв руководителя; Рецензия; Отчет о проверке на объем и корректность внешних заимствований
DOI: 10.18720/SPBPU/3/2019/vr/vr19-1805
Права доступа: Доступ по паролю из сети Интернет (чтение, печать, копирование)
Ключ записи: ru\spstu\vkr\3062

Разрешенные действия:

Действие 'Прочитать' будет доступно, если вы выполните вход в систему или будете работать с сайтом на компьютере в другой сети Действие 'Загрузить' будет доступно, если вы выполните вход в систему или будете работать с сайтом на компьютере в другой сети

Группа: Анонимные пользователи

Сеть: Интернет

Аннотация

В данной работе были исследованы возможности оптимизации времени выполнения вычислительных алгоритмов цифровым сигнальным процессором ЦСП TMS320C6747. Было выбрано силовое оборудование для схемы подстанции 110/20/10/6 кВ, уставки для защит выключателя ввода РУ 6 кВ, реализованы необходимые алгоритмы РЗА и выявлены участки кода, подходящие для использования программной конвейеризации, произведено сравнение времени выполнения алгоритмов до и после оптимизации, реализована схема РУ и проведена проверка правильности функционирования алгоритмов.

The given work takes a look into the possibility of optimizing the execution time of computational algorithms by the digital signal processor DSP TMS320C6747. The power equipment was chosen for the 110/20/10/6 kV substation scheme, the settings for the protection of 6 kV switchgears, the necessary RZA algorithms were implemented and code sections suitable for using software pipelining were identified, the execution times of the algorithms were compared before and after optimization, implemented a switchgear model and verified the correct functioning of the algorithms.

Права на использование объекта хранения

Место доступа Группа пользователей Действие
Локальная сеть ИБК СПбПУ Все Прочитать Печать Загрузить
Интернет Авторизованные пользователи СПбПУ Прочитать Печать Загрузить
-> Интернет Анонимные пользователи

Статистика использования

stat Количество обращений: 32
За последние 30 дней: 0
Подробная статистика