Details

Title Исследование методов оптимизации времени выполнения алгоритмов РЗА с использованием программно-аппаратных возможностей цифрового сигнального процессора: выпускная квалификационная работа магистра по направлению 13.04.02 - Электроэнергетика и электротехника ; 13.04.02_05 - Автоматика энергетических систем
Creators Короткий Артур Владимирович
Scientific adviser Терешкин Артур Викторович
Other creators Богданов Александр Владимирович
Organization Санкт-Петербургский политехнический университет Петра Великого. Институт энергетики
Imprint Санкт-Петербург, 2019
Collection Выпускные квалификационные работы ; Общая коллекция
Subjects Релейная защита ; короткое замыкание ; оптимизация ; цифровой сигнальный процессор ; цифровая обработка сигналов
UDC 621.316.925-52
Document type Master graduation qualification work
File type PDF
Language Russian
Level of education Master
Speciality code (FGOS) 13.04.02
Speciality group (FGOS) 130000 - Электро- и теплоэнергетика
Links Отзыв руководителя ; Рецензия ; Отчет о проверке на объем и корректность внешних заимствований
DOI 10.18720/SPBPU/3/2019/vr/vr19-1805
Rights Доступ по паролю из сети Интернет (чтение, печать, копирование)
Record key ru\spstu\vkr\3062
Record create date 10/9/2019

Allowed Actions

Action 'Read' will be available if you login or access site from another network

Action 'Download' will be available if you login or access site from another network

Group Anonymous
Network Internet

В данной работе были исследованы возможности оптимизации времени выполнения вычислительных алгоритмов цифровым сигнальным процессором ЦСП TMS320C6747. Было выбрано силовое оборудование для схемы подстанции 110/20/10/6 кВ, уставки для защит выключателя ввода РУ 6 кВ, реализованы необходимые алгоритмы РЗА и выявлены участки кода, подходящие для использования программной конвейеризации, произведено сравнение времени выполнения алгоритмов до и после оптимизации, реализована схема РУ и проведена проверка правильности функционирования алгоритмов.

The given work takes a look into the possibility of optimizing the execution time of computational algorithms by the digital signal processor DSP TMS320C6747. The power equipment was chosen for the 110/20/10/6 kV substation scheme, the settings for the protection of 6 kV switchgears, the necessary RZA algorithms were implemented and code sections suitable for using software pipelining were identified, the execution times of the algorithms were compared before and after optimization, implemented a switchgear model and verified the correct functioning of the algorithms.

Network User group Action
ILC SPbPU Local Network All
Read Print Download
Internet Authorized users SPbPU
Read Print Download
Internet Anonymous

Access count: 32 
Last 30 days: 0

Detailed usage statistics