Details

Title: Разработка методических материалов и лабораторных работ для исследования частичной реконфигурации программируемых логических интегральных схем фирмы Intel: выпускная квалификационная работа магистра: 09.04.01 - Информатика и вычислительная техника ; 09.04.01_18 - Встраиваемые системы управления
Creators: Авагян Володя Мхитарович
Scientific adviser: Филиппов Алексей Семенович
Other creators: Новопашенный Андрей Гелиевич
Organization: Санкт-Петербургский политехнический университет Петра Великого. Институт компьютерных наук и технологий
Imprint: Санкт-Петербург, 2019
Collection: Выпускные квалификационные работы; Общая коллекция
Subjects: Микропроцессоры; Микроэлектронные схемы интегральные; частичная реконфигурация; трансивер
UDC: 004.4'426(043.3); 621.3.049.77:004.3'144(043.3)
Document type: Master graduation qualification work
File type: PDF
Language: Russian
Level of education: Master
Speciality code (FGOS): 09.04.01
Speciality group (FGOS): 090000 - Информатика и вычислительная техника
Links: Отзыв руководителя; Рецензия; Отчет о проверке на объем и корректность внешних заимствований
DOI: 10.18720/SPBPU/3/2019/vr/vr19-653
Rights: Доступ по паролю из сети Интернет (чтение, печать, копирование)
Record key: ru\spstu\vkr\2405

Allowed Actions:

Action 'Read' will be available if you login or access site from another network Action 'Download' will be available if you login or access site from another network

Group: Anonymous

Network: Internet

Annotation

В работе выполнен анализ существующих решений использования частичной реконфигурации. Определены структурные и технические подходы создания проектов по частичной реконфигурации. Разработан методический материал и лабораторные работы для исследования частичной реконфигурации на ПЛИС фирмы Intel.

In the given work the existing solutions for the use of partial reconfiguration. Structural and technical approaches to the creation of partial reconfiguration projects are defined. Developed teaching material and laboratory work for the study of partial reconfiguration on FPGA Intel.

Document access rights

Network User group Action
ILC SPbPU Local Network All Read Print Download
Internet Authorized users SPbPU Read Print Download
-> Internet Anonymous

Usage statistics

stat Access count: 47
Last 30 days: 1
Detailed usage statistics