Детальная информация

Название: Разработка и исследование аппаратно-реконфигурируемого пакетного процессора на базе СБИС ПЛ с использованием среды SDNet: выпускная квалификационная работа магистра: направление 09.04.01 «Информатика и вычислительная техника» ; образовательная программа 09.04.01_20 «Проектирование компьютерных систем»
Авторы: Надрага Александр Романович
Научный руководитель: Антонов Александр Петрович
Другие авторы: Новопашенный Андрей Гелиевич
Организация: Санкт-Петербургский политехнический университет Петра Великого. Институт компьютерных наук и технологий
Выходные сведения: Санкт-Петербург, 2020
Коллекция: Выпускные квалификационные работы; Общая коллекция
Тематика: пакетный процессор; межсетевой экран; плис; sdnet; vivado; xilinx; packet processor; firewall; fpga
Тип документа: Выпускная квалификационная работа магистра
Тип файла: PDF
Язык: Русский
Уровень высшего образования: Магистратура
Код специальности ФГОС: 09.04.01
Группа специальностей ФГОС: 090000 - Информатика и вычислительная техника
Ссылки: Отзыв руководителя; Рецензия; Отчет о проверке на объем и корректность внешних заимствований
DOI: 10.18720/SPBPU/3/2020/vr/vr20-783
Права доступа: Доступ по паролю из сети Интернет (чтение, печать, копирование)
Ключ записи: ru\spstu\vkr\6318

Разрешенные действия:

Действие 'Прочитать' будет доступно, если вы выполните вход в систему или будете работать с сайтом на компьютере в другой сети Действие 'Загрузить' будет доступно, если вы выполните вход в систему или будете работать с сайтом на компьютере в другой сети

Группа: Анонимные пользователи

Сеть: Интернет

Аннотация

Тема выпускной квалификационной работы: "Разработка и исследование аппаратно-реконфигурируемого пакетного процессора с использованием среды SDNet" Данная работа посвящена исследованию и разработке аппаратно-реконфигурируемого пакетного процессора на базе СБИС ПЛ с использованием среды SDNet для реализации пакетной фильтрации в высокоскоростных сетях 10-100Гбит/с, а также анализу существующих систем на кристалле, их архитектурных особенностей, проведение анализа возможностей пакета SDNet по реализации пакетных процессоров и изучению существующих аппаратных решений. В результате был проведен анализ систем на кристалле Zync UltraScale+ и аппаратных ускорителей Alveo, проведен анализ существующих решений и исследований в данной области и разработан пакетный процессор и использованием SDNet, проведена его оптимизация, проанализированы временные характеристики полученной реализации. Разработанный пакетный процессор удовлетворяет условиям использования в высокоскоростных сетях 10-100Гбит/с.

The subject of the graduate qualification work is: "Development and research of a hardware-reconfigurable packet processor using the SDNet environment" This work is devoted to the research and development of a hardware-reconfigurable packet processor based on FPGA using the SDNet environment for implementing packet filtering in high-speed 10-100 Gbit/s networks, and analysis of existing systems on a crystal, their architectural features, analysis of the SDNet package capabilities by implementation of packet processors and the analysis of existing hardware solutions. As a result, we analyzed systems on the Zync UltraScale + crystal and Alveo hardware accelerators, analyzed existing solutions and research in this area, developed a packet processor using SDNet, optimized it, and analyzed the timing characteristics of the resulting implementation. The developed packet processor satisfies the conditions of use in high-speed networks of 10-100 Gbit/s.

Права на использование объекта хранения

Место доступа Группа пользователей Действие
Локальная сеть ИБК СПбПУ Все Прочитать Печать Загрузить
Интернет Авторизованные пользователи СПбПУ Прочитать Печать Загрузить
-> Интернет Анонимные пользователи

Статистика использования

stat Количество обращений: 9
За последние 30 дней: 0
Подробная статистика