Детальная информация

Название: Создание прототипов Soft-процессора для модуля управления: выпускная квалификационная работа бакалавра: направление 09.03.01 «Информатика и вычислительная техника» ; образовательная программа 09.03.01_02 «Технологии разработки программного обеспечения»
Авторы: Курякин Данила Александрович
Научный руководитель: Лупин Анатолий Викторович
Другие авторы: Нестеров Сергей Александрович
Организация: Санкт-Петербургский политехнический университет Петра Великого. Институт компьютерных наук и технологий
Выходные сведения: Санкт-Петербург, 2021
Коллекция: Выпускные квалификационные работы; Общая коллекция
Тематика: soft-процессор; плис; nios ii; avr8; mips32; мультикор; verilog; soft-processor; fpga; multicore
Тип документа: Выпускная квалификационная работа бакалавра
Тип файла: PDF
Язык: Русский
Уровень высшего образования: Бакалавриат
Код специальности ФГОС: 09.03.01
Группа специальностей ФГОС: 090000 - Информатика и вычислительная техника
Ссылки: Отзыв руководителя; Рецензия; Отчет о проверке на объем и корректность внешних заимствований
DOI: 10.18720/SPBPU/3/2021/vr/vr20-808
Права доступа: Доступ по паролю из сети Интернет (чтение, печать, копирование)
Ключ записи: ru\spstu\vkr\12694

Разрешенные действия:

Действие 'Прочитать' будет доступно, если вы выполните вход в систему или будете работать с сайтом на компьютере в другой сети Действие 'Загрузить' будет доступно, если вы выполните вход в систему или будете работать с сайтом на компьютере в другой сети

Группа: Анонимные пользователи

Сеть: Интернет

Аннотация

В работе рассматривается вопрос модернизации модуля управления МВ-1000М с целью замены устаревшего процессора ADSP-2185N процессором, размещенным в ПЛИС модуля. Характеристики разрабатываемого Soft-процессора соизмеримы с существующим процессором по быстродействию, а ресурсы в ПЛИС EP4CE22 или 5CEFA4 использованы до 30%. Представлены прототипы с использованием NIOS II gen 2 и несколько прототипов с усеченными ядрами процессоров AVR8 и MIPS32. Проекты написаны на языке Verilog. Тестовые программы написаны на языках С, ассемблер и в кодах. Практические результаты работы могут быть интересны фирмам, которые стремятся к уменьшению номенклатуры и типов процессоров и контроллеров в их изделиях.

The paper discusses the issue of upgrading the MB-1000M control module in order to replace the outdated ADSP-2185N processor with a processor located in the FPGA of the module. The characteristics of the developed Soft-processor are comparable with the existing processor in terms of speed, and the resources in the EP4CE22 or 5CEFA4 FPGAs are used up to 30%. Presented prototypes using NIOS II gen 2 and several prototypes with reduced cores of AVR8 and MIPS32 processors. Projects are written in Verilog language. Test programs are written in C, assembly and code. The practical results of the work may be of interest to firms that seek to reduce the range and types of processors and controllers in their products.

Права на использование объекта хранения

Место доступа Группа пользователей Действие
Локальная сеть ИБК СПбПУ Все Прочитать Печать Загрузить
Внешние организации №2 Все Прочитать
Внешние организации №1 Все
Интернет Авторизованные пользователи СПбПУ Прочитать Печать Загрузить
Интернет Авторизованные пользователи (не СПбПУ, №2) Прочитать
Интернет Авторизованные пользователи (не СПбПУ, №1)
-> Интернет Анонимные пользователи

Статистика использования

stat Количество обращений: 3
За последние 30 дней: 0
Подробная статистика