Details
Title | Создание прототипов Soft-процессора для модуля управления: выпускная квалификационная работа бакалавра: направление 09.03.01 «Информатика и вычислительная техника» ; образовательная программа 09.03.01_02 «Технологии разработки программного обеспечения» |
---|---|
Creators | Курякин Данила Александрович |
Scientific adviser | Лупин Анатолий Викторович |
Other creators | Нестеров Сергей Александрович |
Organization | Санкт-Петербургский политехнический университет Петра Великого. Институт компьютерных наук и технологий |
Imprint | Санкт-Петербург, 2021 |
Collection | Выпускные квалификационные работы; Общая коллекция |
Subjects | soft-процессор; плис; nios ii; avr8; mips32; мультикор; verilog; soft-processor; fpga; multicore |
Document type | Bachelor graduation qualification work |
File type | |
Language | Russian |
Level of education | Bachelor |
Speciality code (FGOS) | 09.03.01 |
Speciality group (FGOS) | 090000 - Информатика и вычислительная техника |
Links | Отзыв руководителя; Рецензия; Отчет о проверке на объем и корректность внешних заимствований |
DOI | 10.18720/SPBPU/3/2021/vr/vr20-808 |
Rights | Доступ по паролю из сети Интернет (чтение, печать, копирование) |
Record key | ru\spstu\vkr\12694 |
Record create date | 7/16/2021 |
Allowed Actions
–
Action 'Read' will be available if you login or access site from another network
Action 'Download' will be available if you login or access site from another network
Group | Anonymous |
---|---|
Network | Internet |
В работе рассматривается вопрос модернизации модуля управления МВ-1000М с целью замены устаревшего процессора ADSP-2185N процессором, размещенным в ПЛИС модуля. Характеристики разрабатываемого Soft-процессора соизмеримы с существующим процессором по быстродействию, а ресурсы в ПЛИС EP4CE22 или 5CEFA4 использованы до 30%. Представлены прототипы с использованием NIOS II gen 2 и несколько прототипов с усеченными ядрами процессоров AVR8 и MIPS32. Проекты написаны на языке Verilog. Тестовые программы написаны на языках С, ассемблер и в кодах. Практические результаты работы могут быть интересны фирмам, которые стремятся к уменьшению номенклатуры и типов процессоров и контроллеров в их изделиях.
The paper discusses the issue of upgrading the MB-1000M control module in order to replace the outdated ADSP-2185N processor with a processor located in the FPGA of the module. The characteristics of the developed Soft-processor are comparable with the existing processor in terms of speed, and the resources in the EP4CE22 or 5CEFA4 FPGAs are used up to 30%. Presented prototypes using NIOS II gen 2 and several prototypes with reduced cores of AVR8 and MIPS32 processors. Projects are written in Verilog language. Test programs are written in C, assembly and code. The practical results of the work may be of interest to firms that seek to reduce the range and types of processors and controllers in their products.
Network | User group | Action |
---|---|---|
ILC SPbPU Local Network | All |
|
Internet | Authorized users SPbPU |
|
Internet | Anonymous |
|
Access count: 14
Last 30 days: 0