Детальная информация

Название: Аппаратный буфер данных на языке Verilog HDL: выпускная квалификационная работа бакалавра: направление 11.03.04 «Электроника и наноэлектроника» ; образовательная программа 11.03.04_03 «Интегральная электроника и наноэлектроника»
Авторы: Калашников Денис Игоревич
Научный руководитель: Пятак Иван Михайлович
Организация: Санкт-Петербургский политехнический университет Петра Великого. Институт электроники и телекоммуникаций
Выходные сведения: Санкт-Петербург, 2022
Коллекция: Выпускные квалификационные работы; Общая коллекция
Тематика: язык описания аппаратуры; цифровые интегральные схемы; уровни абстракции; hardware description language; digital integrated circuits; abstraction levels
Тип документа: Выпускная квалификационная работа бакалавра
Тип файла: PDF
Язык: Русский
Уровень высшего образования: Бакалавриат
Код специальности ФГОС: 11.03.04
Группа специальностей ФГОС: 110000 - Электроника, радиотехника и системы связи
DOI: 10.18720/SPBPU/3/2022/vr/vr22-2608
Права доступа: Доступ по паролю из сети Интернет (чтение, печать, копирование)
Ключ записи: ru\spstu\vkr\18580

Разрешенные действия:

Действие 'Прочитать' будет доступно, если вы выполните вход в систему или будете работать с сайтом на компьютере в другой сети Действие 'Загрузить' будет доступно, если вы выполните вход в систему или будете работать с сайтом на компьютере в другой сети

Группа: Анонимные пользователи

Сеть: Интернет

Аннотация

Объект исследования –  Аппаратный буфер данных. Цель работы – реализация аппаратного буфера данных с использованием языка описания аппаратного уровня Verilog. Рассматривался процесс проектирования и разработки цифровых интегральных схем с использованием языков описания аппаратуры, выполнен обзор литературы. Рассмотрены основные принципы построения аппаратного буфера FIFO, архитектуры, виды реализации и сделана классификация. Разработан аппаратный буфер данных типа “FIFO” и получены результаты моделирования основных процессов работы устройства в САПР ISE от компании Xilinx.

The object of the research - Hardware data buffer. The purpose of this work is to implement a hardware data buffer using the Verilog hardware level description language. Considered the process of designing and developing digital integrated circuits using hardware description languages, a literature review. The basic principles of the hardware buffer FIFO, architecture, types of implementation and made a classification. Developed hardware buffer data type "FIFO" and simulation results of the main processes of the device in the CAD ISE from the company Xilinx.

Права на использование объекта хранения

Место доступа Группа пользователей Действие
Локальная сеть ИБК СПбПУ Все Прочитать Печать Загрузить
Интернет Авторизованные пользователи СПбПУ Прочитать Печать Загрузить
-> Интернет Анонимные пользователи

Статистика использования

stat Количество обращений: 3
За последние 30 дней: 2
Подробная статистика