Детальная информация

Название: Реализация цифрового синтезатора частот на ПЛИС в составе СнК семейства Zynq: выпускная квалификационная работа бакалавра: направление 11.03.02 «Инфокоммуникационные технологии и системы связи» ; образовательная программа 11.03.02_01 «Системы мобильной связи»
Авторы: Плетнев Александр Евгеньевич
Научный руководитель: Рашич Андрей Валерьевич; Давыденко А. С.
Организация: Санкт-Петербургский политехнический университет Петра Великого. Институт электроники и телекоммуникаций
Выходные сведения: Санкт-Петербург, 2022
Коллекция: Выпускные квалификационные работы; Общая коллекция
Тематика: цифровой синтезатор частот; система на кристалле; цифровая обработка сигналов; фазовый аккумулятор; преобразователь фазы в амплитуду; аппроксимация; direct digital synthesizer; system-on-a-chip; digital signal processing; phase accumulator; phase-to-amplitude converter; approximation
Тип документа: Выпускная квалификационная работа бакалавра
Тип файла: PDF
Язык: Русский
Уровень высшего образования: Бакалавриат
Код специальности ФГОС: 11.03.02
Группа специальностей ФГОС: 110000 - Электроника, радиотехника и системы связи
DOI: 10.18720/SPBPU/3/2022/vr/vr22-2636
Права доступа: Доступ по паролю из сети Интернет (чтение)
Ключ записи: ru\spstu\vkr\18603

Разрешенные действия:

Действие 'Прочитать' будет доступно, если вы выполните вход в систему или будете работать с сайтом на компьютере в другой сети

Группа: Анонимные пользователи

Сеть: Интернет

Аннотация

Объект исследования – цифровые синтезаторы частот на ПЛИС в составе СнК семейства Zynq. Цель работы – реализация оптимального с точки зрения достижимых характеристик цифрового синтезатора частот на ПЛИС в составе СнК семейства Zynq. В результате исследования были реализованы несколько ЦСЧ с использованием различных методов в среде MATLAB и в среде Vivado. Полученные ЦСЧ были сравнены друг с другом, а также с IP ядром DDS Compiler фирмы Xilinx. Для полученного оптимального с точки зрения максимизации основных характеристик и минимизации затраченных ресурсов ЦСЧ была добавлена возможность генерации отсчетов косинусоиды, что позволяет ЦСЧ формировать комплексную огибающую.

Object of research – Direct Digital Synthesizers based on FPGA as part of the SoC of the Zynq family. Purpose of the work – implementation of an optimal, from the point of view of achievable characteristics, Direct Digital Synthesizer on an FPGA as part of the SoC of the Zynq family. As a result of the work, several DDS were implemented using various methods in the MATLAB and Vivado. The resulting DDS were compared with each other, as well as with the Xilinx DDS Compiler IP core. For the obtained optimal DDS from the point of view of maximizing the main characteristics and minimizing the expended resources, the possibility of generating cosine readings was added, which allows the DDS to form a complex envelope.

Права на использование объекта хранения

Место доступа Группа пользователей Действие
Локальная сеть ИБК СПбПУ Все Прочитать
Интернет Авторизованные пользователи СПбПУ Прочитать
-> Интернет Анонимные пользователи

Статистика использования

stat Количество обращений: 19
За последние 30 дней: 7
Подробная статистика