Details

Title: Реализация цифрового синтезатора частот на ПЛИС в составе СнК семейства Zynq: выпускная квалификационная работа бакалавра: направление 11.03.02 «Инфокоммуникационные технологии и системы связи» ; образовательная программа 11.03.02_01 «Системы мобильной связи»
Creators: Плетнев Александр Евгеньевич
Scientific adviser: Рашич Андрей Валерьевич; Давыденко А. С.
Organization: Санкт-Петербургский политехнический университет Петра Великого. Институт электроники и телекоммуникаций
Imprint: Санкт-Петербург, 2022
Collection: Выпускные квалификационные работы; Общая коллекция
Subjects: цифровой синтезатор частот; система на кристалле; цифровая обработка сигналов; фазовый аккумулятор; преобразователь фазы в амплитуду; аппроксимация; direct digital synthesizer; system-on-a-chip; digital signal processing; phase accumulator; phase-to-amplitude converter; approximation
Document type: Bachelor graduation qualification work
File type: PDF
Language: Russian
Level of education: Bachelor
Speciality code (FGOS): 11.03.02
Speciality group (FGOS): 110000 - Электроника, радиотехника и системы связи
DOI: 10.18720/SPBPU/3/2022/vr/vr22-2636
Rights: Доступ по паролю из сети Интернет (чтение)
Record key: ru\spstu\vkr\18603

Allowed Actions:

Action 'Read' will be available if you login or access site from another network

Group: Anonymous

Network: Internet

Annotation

Объект исследования – цифровые синтезаторы частот на ПЛИС в составе СнК семейства Zynq. Цель работы – реализация оптимального с точки зрения достижимых характеристик цифрового синтезатора частот на ПЛИС в составе СнК семейства Zynq. В результате исследования были реализованы несколько ЦСЧ с использованием различных методов в среде MATLAB и в среде Vivado. Полученные ЦСЧ были сравнены друг с другом, а также с IP ядром DDS Compiler фирмы Xilinx. Для полученного оптимального с точки зрения максимизации основных характеристик и минимизации затраченных ресурсов ЦСЧ была добавлена возможность генерации отсчетов косинусоиды, что позволяет ЦСЧ формировать комплексную огибающую.

Object of research – Direct Digital Synthesizers based on FPGA as part of the SoC of the Zynq family. Purpose of the work – implementation of an optimal, from the point of view of achievable characteristics, Direct Digital Synthesizer on an FPGA as part of the SoC of the Zynq family. As a result of the work, several DDS were implemented using various methods in the MATLAB and Vivado. The resulting DDS were compared with each other, as well as with the Xilinx DDS Compiler IP core. For the obtained optimal DDS from the point of view of maximizing the main characteristics and minimizing the expended resources, the possibility of generating cosine readings was added, which allows the DDS to form a complex envelope.

Document access rights

Network User group Action
ILC SPbPU Local Network All Read
Internet Authorized users SPbPU Read
-> Internet Anonymous

Usage statistics

stat Access count: 19
Last 30 days: 7
Detailed usage statistics