Детальная информация

Название: Аппаратная сложность алгоритма декодирования блочных кодов методом порядковых статистик при реализации в fpga: выпускная квалификационная работа бакалавра: направление 11.03.02 «Инфокоммуникационные технологии и системы связи» ; образовательная программа 11.03.02_01 «Системы мобильной связи»
Авторы: Гриценко Сергей Сергеевич
Научный руководитель: Рашич Андрей Валерьевич
Организация: Санкт-Петербургский политехнический университет Петра Великого. Институт электроники и телекоммуникаций
Выходные сведения: Санкт-Петербург, 2023
Коллекция: Выпускные квалификационные работы; Общая коллекция
Тематика: декодер упорядоченных статистик; сложность OSD; OSD; исключение гаусса; FPGA; MRB; segmentation discarding OSD; local constraint OSD; PSC; PNC; ordered statistics decoder; OSD complexity; probability-based OSD; gaussian elimination; segmentation discarding decoder; local constraint decoder
Тип документа: Выпускная квалификационная работа бакалавра
Тип файла: PDF
Язык: Русский
Уровень высшего образования: Бакалавриат
Код специальности ФГОС: 11.03.02
Группа специальностей ФГОС: 110000 - Электроника, радиотехника и системы связи
DOI: 10.18720/SPBPU/3/2023/vr/vr23-4460
Права доступа: Доступ по паролю из сети Интернет (чтение, печать, копирование)
Ключ записи: ru\spstu\vkr\23919

Разрешенные действия:

Действие 'Прочитать' будет доступно, если вы выполните вход в систему или будете работать с сайтом на компьютере в другой сети Действие 'Загрузить' будет доступно, если вы выполните вход в систему или будете работать с сайтом на компьютере в другой сети

Группа: Анонимные пользователи

Сеть: Интернет

Аннотация

Цель работы – анализ сложности алгоритма декодирования методом порядковых статистик при его реализации на FPGA. В результате анализа аппаратной сложности алгоритма декодирования блочных кодов методом порядковых статистик было определено, что основную сложность составляют систематизация матрицы и множественное перекодирование. Получен сравнительный анализ предложенных в литературе методов по уменьшению сложности архитектуры декодера порядковых статистик при реализации в FPGA, была оценена вычислительная сложность декодера порядковых статистик, была проведена оценка аппаратных ресурсов, необходимых для реализации декодера порядковых статистик в FPGA. Данная работа может быть использована для последующего усовершенствования и для реализации архитектуры декодера порядковых статистик на FPGA. Использовались открытые образовательные ресурсы и программы поиска и анализа информации.

The given work is devoted to analysis of decoding algorithm complexity by method of ordered statistics at its realization on FPGA. As a result of analysis of hardware complexity of decoding algorithm of block codes by method of ordered statistics it was defined, that the main complexity consists of matrix systematization and multiple reencoding. The comparative analysis of the methods proposed in the literature on decrease of complexity of the decoder architecture of ordered statistics at realization in FPGA is received, the computational complexity of the decoder of ordinal statistics was estimated, the hardware resources required to implement the decoder of ordered statistics in FPGA were estimated. This work can be used for further improvement and for realization of decoder architecture of ordered statistics on FPGA. Open educational resources and programs of information search and analysis were used.

Права на использование объекта хранения

Место доступа Группа пользователей Действие
Локальная сеть ИБК СПбПУ Все Прочитать Печать Загрузить
Интернет Авторизованные пользователи СПбПУ Прочитать Печать Загрузить
-> Интернет Анонимные пользователи

Статистика использования

stat Количество обращений: 2
За последние 30 дней: 0
Подробная статистика