Table | Card | RUSMARC | |
Allowed Actions: –
Action 'Read' will be available if you login or access site from another network
Action 'Download' will be available if you login or access site from another network
Group: Anonymous Network: Internet |
Annotation
В ходе работы была разработана аппаратная архитектура перемежителя подблоков, процедуры выборки битов и канального перемежителя, а также была разработана аппаратная архитектура топ модуля для процедуры согласования скорости. Так же была проведена оценка ресурсов полученной архитектуры. В настоящий момент в литературе не представлена архитектура процедуры согласования скорости. Областью применения процедуры согласования скорости является сфера коррекции ошибок в мобильных сетях 4G–LTE и 5G.
During the work, the hardware architecture of the subblock interleaver, bit selection and channel interleaver procedures was developed, and the top module hardware architecture for rate matching procedures was developed. An assessment of the resources of the resulting scheme was also carried out. The document does not currently provide rate matching procedures. The scope of application of rate matching procedures is the field of error correction in 4G–LTE and 5G mobile networks.
Document access rights
Network | User group | Action | ||||
---|---|---|---|---|---|---|
ILC SPbPU Local Network | All |
![]() ![]() ![]() |
||||
Internet | Authorized users SPbPU |
![]() ![]() ![]() |
||||
![]() |
Internet | Anonymous |
Table of Contents
- Определения, обозначения и сокращения
- Введение
- Глава 1. Физические каналы в 5G NR
- 1.1. Восходящие каналы в 5G NR
- 1.2. Нисходящие каналы в 5G NR
- 1.3. Сегментация блоков в PUSCCH каналах
- 1.4. Перемежение подблоков в PUSCCH каналах
- 1.5. Процедура выборки битов в PUSCCH каналах
- 1.6. Канальное перемежение в PUSCCH каналах
- 1.7. Цель и задачи работы
- Глава 2. Аппаратная архитектура процедуры согласования скорости
- 2.1. Требования к аппаратной архитектуре процедуры согласования скорости
- 2.2. Аппаратная архитектура перемежителя подблоков
- 2.3. Аппаратная архитектура процедуры выборки битов
- 2.4. Аппаратная архитектура канального перемежителя
- 2.5. Оценка производительности и требуемых ресурсов
- 2.6. Выводы по разделу 2
- ЗАКЛЮЧЕНИЕ
- СПИСОК ИСПОТЛЬЗУЕМЫХ ИСТОНИКОВ
Usage statistics
|
Access count: 0
Last 30 days: 0 Detailed usage statistics |