Детальная информация

Название Design of a 10-bit transistor-only resistive DAC with enhanced linearity of conversion: выпускная квалификационная работа магистра: направление 11.04.02 «Инфокоммуникационные технологии и системы связи» ; образовательная программа 11.04.02_05 «Микроэлектроника инфокоммуникационных систем (международная образовательная программа) / Microelectronics of Telecommunication Systems (International Educational Program)»
Авторы Цай Сунин
Научный руководитель Енученко Михаил Сергеевич
Организация Санкт-Петербургский политехнический университет Петра Великого. Институт электроники и телекоммуникаций
Выходные сведения Санкт-Петербург, 2024
Коллекция Выпускные квалификационные работы; Общая коллекция
Тематика digital-to-analog converter; linearity; segmented; binary weighted; transmission gate; DNL; INL
Тип документа Выпускная квалификационная работа магистра
Тип файла PDF
Язык Русский
Уровень высшего образования Магистратура
Код специальности ФГОС 11.04.02
Группа специальностей ФГОС 110000 - Электроника, радиотехника и системы связи
DOI 10.18720/SPBPU/3/2024/vr/vr24-5849
Права доступа Доступ по паролю из сети Интернет (чтение, печать, копирование)
Дополнительно Новинка
Ключ записи ru\spstu\vkr\33733
Дата создания записи 02.09.2024

Разрешенные действия

Действие 'Прочитать' будет доступно, если вы выполните вход в систему или будете работать с сайтом на компьютере в другой сети

Действие 'Загрузить' будет доступно, если вы выполните вход в систему или будете работать с сайтом на компьютере в другой сети

Группа Анонимные пользователи
Сеть Интернет

Объектом исследования является проектирование 10-битного транзисторного резистивного ЦАП с улучшенной линейностью преобразования. Целью является проектирование 10-битного транзисторного резистивного ЦАП с улучшенной линейностью преобразования. В этой диссертации основное внимание уделяется некоторым различным архитектурам для улучшения линейности 10-битного транзисторного резистивного ЦАП, включая сегментированные архитектуры, оптимизированные для коммутаторов двоичные архитектуры и замену элементов с помощью затворов передачи. Проанализируйте все методы, чтобы проверить их влияние на линейность. Затем используйте моделирование Монте-Карло для проверки надежности этих архитектур в условиях несоответствия и паразитных условий. Результаты показывают, что оптимизированная для коммутаторов двоичная архитектура и сегментированная архитектура значительно улучшают линейность ЦАП. Эти архитектуры имеют низкие значения DNL и INL, что указывает на то, что они могут эффективно достигать высокоточного преобразования аналогового сигнала.

Object of study is design of a 10-bit transistor-only resistive DAC with enhance linearity of conversion. The aim is designing a 10-bit transistor-only resistive DAC with enhance linearity of conversion. This thesis focuses on some different architectures to improve the linearity of 10-bit transistor-only resistive DAC, including segmented architectures, switch-optimized binary architectures, and elements replacement with transmission gates. Analyze all methods to test its impact on linearity. Then use Monte Carlo simulations to test the robustness of these architectures under mismatch and parasitic conditions. The results show that the switch-optimized binary architecture and segmented architecture have a great improvement on DAC linearity. These architectures have low DNL and INL values, indicating that they can effectively achieve high-precision analog signal conversion.

Место доступа Группа пользователей Действие
Локальная сеть ИБК СПбПУ Все
Прочитать Печать Загрузить
Интернет Авторизованные пользователи СПбПУ
Прочитать Печать Загрузить
Интернет Анонимные пользователи

Количество обращений: 0 
За последние 30 дней: 0

Подробная статистика