Детальная информация

Название Design of a 10-bit pipeline DAC with higher conversion rate: выпускная квалификационная работа магистра: направление 11.04.02 «Инфокоммуникационные технологии и системы связи» ; образовательная программа 11.04.02_05 «Микроэлектроника инфокоммуникационных систем (международная образовательная программа) / Microelectronics of Telecommunication Systems (International Educational Program)»
Авторы Лю Носинь
Научный руководитель Енученко Михаил Сергеевич
Организация Санкт-Петербургский политехнический университет Петра Великого. Институт электроники и телекоммуникаций
Выходные сведения Санкт-Петербург, 2024
Коллекция Выпускные квалификационные работы; Общая коллекция
Тематика 10-bit PDAC; TG; conversion rate; MOSCAP; INL; DNL; SFDR; SNR; SNDR; sampling rate
Тип документа Выпускная квалификационная работа магистра
Тип файла PDF
Язык Русский
Уровень высшего образования Магистратура
Код специальности ФГОС 11.04.02
Группа специальностей ФГОС 110000 - Электроника, радиотехника и системы связи
DOI 10.18720/SPBPU/3/2024/vr/vr24-5850
Права доступа Доступ по паролю из сети Интернет (чтение, печать, копирование)
Дополнительно Новинка
Ключ записи ru\spstu\vkr\33734
Дата создания записи 02.09.2024

Разрешенные действия

Действие 'Прочитать' будет доступно, если вы выполните вход в систему или будете работать с сайтом на компьютере в другой сети

Действие 'Загрузить' будет доступно, если вы выполните вход в систему или будете работать с сайтом на компьютере в другой сети

Группа Анонимные пользователи
Сеть Интернет

Объектом исследования является проектирование 10-битного конвейерного ЦАП с более высокой скоростью преобразования. Целью является 1. Обзор подходов к повышению скорости преобразования в конвейерных ЦАП; 2. Моделирование и сравнение известных подходов к улучшению скорости преобразования; 3. Проектирование схемы и компоновки 10-битного конвейерного ЦАП с более высокой скоростью преобразования; 4. Моделирование разработанного ЦАП, включая моделирование с извлеченными паразитными параметрами. В результате исследования был смоделирован конвейерный ЦАП с тактовой частотой 109,3 МГц, скоростью преобразования 109,3 МГц и частотой дискретизации 327,86 MSPS. Площадь архитектуры ядра ЦАП составляет около 0,25 мм^2. А площадь архитектуры полного PDAC составляет около 0,415 мм^2. При дискретизации входного синусоидального сигнала частотой 1 МГц с частотой 300 MSPS его ENOB составляет 9,4 бит, SNDR составляет 58,31 дБ, SNR составляет 68,27 дБ, SFDR составляет 61 дБ, THD составляет около 0,117 %, а выходная задержка составляет 36,67 нс.

Object of study is to design of a 10-bit pipeline DAC with higher conversion rate. The aim is 1. Overview of approaches for enhancing rate of conversion in pipeline DACs; 2. Simulation and comparison of the known approaches for conversion rate improvement; 3. Circuit and layout design of a 10-bit pipeline DAC with higher conversion rate; 4. Simulation of the designed DAC, including simulation with extracted parasitic parameters. As a result of the study, a pipeline DAC with clock frequency 109.3 MHz, conversion rate 109.3 MHz, and sample rate is 327.86 MSPS has been simulated. The layout of core DAC architecture area is about 0.25 mm^2. And the layout of full PDAC architecture area is approximately 0.415 mm^2. When a 1 MHz input Sinusoidal signal is sampled at 300 MSPS Sampling Rate, its ENOB is 9.4 bits, SNDR is 58.31 dB, SNR is 68.27 dB, SFDR is 61 dB, THD is about 0.117 %, output latency is 36.67 ns.

Место доступа Группа пользователей Действие
Локальная сеть ИБК СПбПУ Все
Прочитать Печать Загрузить
Интернет Авторизованные пользователи СПбПУ
Прочитать Печать Загрузить
Интернет Анонимные пользователи

Количество обращений: 0 
За последние 30 дней: 0

Подробная статистика