Детальная информация
Название | Аппаратная архитектура универсального декодера кодов с повторениями различной длины для блочных декодеров полярных кодов: выпускная квалификационная работа бакалавра: направление 11.03.02 «Инфокоммуникационные технологии и системы связи» ; образовательная программа 11.03.02_01 «Системы мобильной связи» |
---|---|
Авторы | Быкова Виктория Константиновна |
Научный руководитель | Рашич Андрей Валерьевич |
Организация | Санкт-Петербургский политехнический университет Петра Великого. Институт электроники и телекоммуникаций |
Выходные сведения | Санкт-Петербург, 2025 |
Коллекция | Выпускные квалификационные работы ; Общая коллекция |
Тематика | полярный код ; последовательный декодер ; декомпозиция Плоткина ; блочное декодирование ; универсальное дерево сумматоров ; внешний декодер ; ПЛИС ; polar code ; sequential decoder ; Plotkin decomposition ; block sequential decoding ; universal adder tree ; external decoder ; FPGA |
Тип документа | Выпускная квалификационная работа бакалавра |
Тип файла | |
Язык | Русский |
Уровень высшего образования | Бакалавриат |
Код специальности ФГОС | 11.03.02 |
Группа специальностей ФГОС | 110000 - Электроника, радиотехника и системы связи |
DOI | 10.18720/SPBPU/3/2025/vr/vr25-3133 |
Права доступа | Доступ по паролю из сети Интернет (чтение, печать, копирование) |
Дополнительно | Новинка |
Ключ записи | ru\spstu\vkr\36432 |
Дата создания записи | 08.08.2025 |
Разрешенные действия
–
Действие 'Прочитать' будет доступно, если вы выполните вход в систему или будете работать с сайтом на компьютере в другой сети
Действие 'Загрузить' будет доступно, если вы выполните вход в систему или будете работать с сайтом на компьютере в другой сети
Группа | Анонимные пользователи |
---|---|
Сеть | Интернет |
Цель работы – снижение аппаратной сложности блочного последовательного декодера при реализации в FPGA. В ходе работы были разработаны и реализованы архитектуры универсальных декодеров внешних кодов с повторениями (N, 0), (N, 1) и (N, 2) для блочного списочного декодера последовательного исключения. Для реализованных архитектур был получен отчет о количестве затраченных ресурсов. Было проведено сравнение количества затрачиваемых ресурсов при существующем подходе и, разработанным в данной работе, универсальном подходе. Использовались открытые образовательные ресурсы и программы поиска и анализа информации. Учтены терминологические особенности предметной области и применены средства для решения задач. Применено специализированное программно-математическое обеспечение Xilinx Vivado.
The aim of the work is to reduce the hardware complexity of a block serial decoder when implemented on FPGA. In the course of the work, architectures of universal decoders of outer codes with repetitions (N, 0), (N, 1) and (N, 2) for a block list decoder of sequential elimination were developed and implemented. A report on the amount of resources spent was obtained for the implemented architectures. A comparison of the amount of resources spent with the existing approach and the universal approach developed in this work was carried out. Open educational resources and programs for searching and analyzing information were used. Terminological features of the subject area were taken into account and tools for solving problems were applied. Specialized software and mathematical support Xilinx Vivado was used.
Место доступа | Группа пользователей | Действие |
---|---|---|
Локальная сеть ИБК СПбПУ | Все |
|
Интернет | Авторизованные пользователи СПбПУ |
|
Интернет | Анонимные пользователи |
|
Количество обращений: 0
За последние 30 дней: 0