Details

Title ЦАП для АЦП последовательного приближения: выпускная квалификационная работа бакалавра: направление 11.03.04 «Электроника и наноэлектроника» ; образовательная программа 11.03.04_03 «Интегральная электроника и наноэлектроника»
Creators Зеленин Алексей Александрович
Scientific adviser Коротков Александр Станиславович
Organization Санкт-Петербургский политехнический университет Петра Великого. Институт электроники и телекоммуникаций
Imprint Санкт-Петербург, 2025
Collection Выпускные квалификационные работы ; Общая коллекция
Subjects цифро-аналоговый преобразователь ; мультиплексор ; дифференциальный ЦАП ; digital-to-analog converter ; multiplexer ; differential DAC
Document type Bachelor graduation qualification work
File type PDF
Language Russian
Level of education Bachelor
Speciality code (FGOS) 11.03.04
Speciality group (FGOS) 110000 - Электроника, радиотехника и системы связи
DOI 10.18720/SPBPU/3/2025/vr/vr25-4570
Rights Доступ по паролю из сети Интернет (чтение, печать, копирование)
Additionally New arrival
Record key ru\spstu\vkr\36461
Record create date 8/8/2025

Allowed Actions

Action 'Read' will be available if you login or access site from another network

Action 'Download' will be available if you login or access site from another network

Group Anonymous
Network Internet

Работа посвящена исследованию ЦАП и разработке ЦАП ПП. Цель работы – реализовать в САПР Cadence Virtuoso дифференциальный ЦАП ПП со схемой переключения, снижающей потребляемую мощность на переключения. Для достижения поставленной цели решены следующие задачи: 1. Рассмотреть схемы переключения ключей ЦАП, снижающие потребляемую мощность ЦАП, реализовать в САПР Cadence Virtuoso классическую схему переключения ключей ЦАП и схему переключения ключей ЦАП, снижающую мощность, потребляемую схемой ЦАП; 2. Промоделировать реализованные схемы в САПР Cadence Virtuoso на предмет корректности работы и средней потребляемой мощности на уровне схемы. В результате исследования были рассмотрены архитектуры и структуры ЦАП ПП. Также было проведено сравнение полученных результатов друг с другом и со статейными результатами. В процессе работы использовались открытые образовательные источники и доступные базы данных, использованы средства автоматизированной разработки интегральных схем (САПР Cadence Virtuoso), применялись численные методы для решения на основе программного обеспечения Cadence Virtuoso для моделирования разработанных интегральных схем, использовалось приложение Visual Studio 2022 с пакетом разработки консольных приложений на языке C++.

Object of study is DAC for ADC SAR and switching scheme for. The aim is to implement a differential DAC for ADC SAR with a switching scheme that reduces power consumption during switching in Cadence Virtuoso. The following tasks were solved: 1. Review DAC switching scheme that reduces DAC power consumption, implement a classic DAC switching scheme and a DAC switching scheme that reduces DAC power consumption in Cadence Virtuoso; 2. Simulate the implemented circuits in Cadence Virtuoso to verify correct operation and average power consumption at the schematic level. As a result of the study, the architectures and structures of DACs were reviewed. The results obtained were also compared with each other and with the results presented in the articles. During the study, open educational resources and accessible databases were used, as well as automated integrated circuit design tools (Cadence Virtuoso). Numerical methods were applied to solve problems based on Cadence Virtuoso software for modeling the developed integrated circuits. Also Visual Studio 2022 application with a console application development package in C++ was used.

Network User group Action
ILC SPbPU Local Network All
Read Print Download
Internet Authorized users SPbPU
Read Print Download
Internet Anonymous

Access count: 1 
Last 30 days: 1

Detailed usage statistics