Детальная информация

Название Основы системной отладки при проектировании в Quartus Prime: учебно-методические материалы
Авторы Антонов Александр Петрович; Кошелев Сергей Иванович; Федотов Александр Александрович; Филиппов Алексей Семенович
Организация Санкт-Петербургский политехнический университет Петра Великого. Институт компьютерных наук и технологий
Выходные сведения Санкт-Петербург, 2021
Коллекция Учебная и учебно-методическая литература; Общая коллекция
Тематика Вычислительные машины электронные — Программирование - Автоматизация; Технические системы — Проектирование; Логические схемы; Вычислительные машины электронные персональные — Процессоры; Преобразователи аналого-цифровые
УДК 004.31(075.8); 004.4'24(075.8); 004.032.26(075.8)
Тип документа Учебник
Тип файла PDF
Язык Русский
Код специальности ФГОС 09.03.01
Группа специальностей ФГОС 090000 - Информатика и вычислительная техника
DOI 10.18720/SPBPU/5/tr21-156
Права доступа Свободный доступ из сети Интернет (чтение)
Ключ записи RU\SPSTU\edoc\67010
Дата создания записи 22.06.2021

Разрешенные действия

Прочитать

Группа Анонимные пользователи
Сеть Интернет

Учебное пособие предназначено для бакалавров, специализирующихся по направ¬лению 09.03.01 (230100) “Информатика и вычислительная техника” в рамках программ: 09.03.01_01 "Разработка компьютерных систем" и 09.03.01_02 “Технологии разработки программного обеспечения", изучающих курс “Схемотехника операционных устройств" в Высшей школе интеллектуальных систем и суперкомпьютерных технологий (ВШИСиСТ) ИКНТ. В пособии приводятся методические указания по выполнению лабораторных работ второго семестра обучения в САПР Quartus Prime для ПЛМ Cyclone IVE EP4CE6E22C8 установленной на лабораторной плате miniDiLaB. 1. Вывод контрольных точек с использованием Signal Probe Pins. 2. Вывод контрольных точек на логический анализатор, построенный с ис-пользованием Logic Analyzer Interface Editor (LAI). 3. Работа со встроенным логическим анализатором Signal Tap II (ELA). 4. Использование встроенного логического анализатора (ЛА) SignalTapII для исследование дребезга контактов движкового переключателя. 5. Исследование широтно-импульсного модулятора с помощью встроенного логического анализатора SignalTapII и InSystem Sources and Probes Editor. Рекомендовано к изданию Высшей школой интеллектуальных систем и суперкомпьютерных технологий (ВШИСиСТ) Института компьютерных наук и технологий (ИКНТ).

Место доступа Группа пользователей Действие
Локальная сеть ИБК СПбПУ Все
Прочитать
Интернет Все

Количество обращений: 128 
За последние 30 дней: 3

Подробная статистика