Details

Title: Динамическое согласование элементов в ЦАП с архитектурой Фибоначчи: выпускная квалификационная работа магистра: 11.04.02 - Инфокоммуникационные технологии и системы связи ; 11.04.02_05 - Микроэлектроника инфокоммуникационных систем (международная образовательная программа)
Creators: Названов Артем Алексеевич
Scientific adviser: Коротков Александр Станиславович
Other creators: Енученко Михаил Сергеевич
Organization: Санкт-Петербургский политехнический университет Петра Великого. Институт физики, нанотехнологий и телекоммуникаций
Imprint: Санкт-Петербург, 2019
Collection: Выпускные квалификационные работы; Общая коллекция
Subjects: Преобразователи аналого-цифровые; числа Фибоначчи; дешифратор Фибоначчи; динамическое согласование элементов; динамический диапазон
UDC: 621.3.087.92(043.3)
Document type: Master graduation qualification work
File type: PDF
Language: Russian
Level of education: Master
Speciality code (FGOS): 11.04.02
Speciality group (FGOS): 110000 - Электроника, радиотехника и системы связи
Links: Отзыв руководителя; Рецензия; Отчет о проверке на объем и корректность внешних заимствований
DOI: 10.18720/SPBPU/3/2019/vr/vr19-1065
Rights: Доступ по паролю из сети Интернет (чтение)
Record key: ru\spstu\vkr\1993

Allowed Actions:

Action 'Read' will be available if you login or access site from another network

Group: Anonymous

Network: Internet

Annotation

Объектом исследования настоящей работы является цифро-аналоговый преобразователь с архитектурой Фибоначчи. В работе представлены результаты по разработке алгоритма динамического согласования элементов. Приведена классификация параллельных ЦАП и сравнение архитектур. Детальное исследование архитектуры Фибоначчи в литературе отсутствует, в частности не решены вопросы выбора числа взвешивающих элементов и разработки дешифратора. В ходе работы получена формула для определения количества взвешивающих элементов от разрядности ЦАП. Разработан алгоритм формирования описания дешифратора для последующего синтеза в специализированных САПР. Разработан алгоритм ДСЭ, проведено его моделирование и показана эффективность в отношении увеличения SFDR.

An object of this research is a Fibonacci digital-to-analog converter (DAC). The work presents the algorithm for dynamic element matching in Fibonacci DAC. A classification of parallel DACs and a comparison of architectures is given. There is no detailed study of the Fibonacci architecture in the literature and, in particular, the issues concern a number of weighting elements and decoder design. The formula for the number of weighing elements from the DACs resolution was obtained. An algorithm for decoder description is introduced. Such a description allows synthesizing a Fibonacci decoder in special EDA. The DEM algorithm has been proposed, the modeling shows efficiency of SFDR increase.

Document access rights

Network User group Action
ILC SPbPU Local Network All Read
Internet Authorized users SPbPU Read
-> Internet Anonymous

Usage statistics

stat Access count: 51
Last 30 days: 1
Detailed usage statistics