Details

Title: Архитектура последовательного декодера полярных кодов для реализации в ASIC: выпускная квалификационная работа магистра: направление 11.04.02 «Инфокоммуникационные технологии и системы связи» ; образовательная программа 11.04.02_03 «Системы и устройства радиотехники и связи»
Creators: Крылов Алексей Евгеньевич
Scientific adviser: Рашич Андрей Валерьевич
Organization: Санкт-Петербургский политехнический университет Петра Великого. Институт физики, нанотехнологий и телекоммуникаций
Imprint: Санкт-Петербург, 2019
Collection: Выпускные квалификационные работы; Общая коллекция
Subjects: полярные коды; декодирование полярных кодов; декодер последовательного исключения; последовательный декодер последовательного исключения; asic; polar codes; polar codes decoder; seccessive cansellation decoder; sequential decoder
Document type: Master graduation qualification work
File type: PDF
Language: Russian
Level of education: Master
Speciality code (FGOS): 11.04.02
Speciality group (FGOS): 110000 - Электроника, радиотехника и системы связи
Links: Отзыв руководителя; Рецензия; Отчет о проверке на объем и корректность внешних заимствований
DOI: 10.18720/SPBPU/3/2019/vr/vr19-3327
Rights: Доступ по паролю из сети Интернет (чтение, печать, копирование)
Record key: ru\spstu\vkr\9335

Allowed Actions:

Action 'Read' will be available if you login or access site from another network Action 'Download' will be available if you login or access site from another network

Group: Anonymous

Network: Internet

Annotation

Данная работа посвящена разработке параллельной архитектуры декодера полярных кодов с приоритетной очередью (последовательного декодера) для оценки потенциального объема ресурсов и дальнейшей реализации в ASIC. На основании ранее предложенных алгоритмов работы декодера была разработана архитектура отдельных функциональных блоков и декодера в целом. Данные блоки были реализованы в среде имитационного моделирования Simulink для подтверждения работоспособности и верификации характеристик полученного декодера.

This paper is dedicated to polar codes sequential decoder architecture development and implementation in Simulink. Resulting solutions and resources utilization estimates will be useful during further implementation in ASIC.

Document access rights

Network User group Action
ILC SPbPU Local Network All Read Print Download
Internet Authorized users SPbPU Read Print Download
-> Internet Anonymous

Usage statistics

stat Access count: 57
Last 30 days: 2
Detailed usage statistics