Details

Title: Реализация перемежителя стандарта DVB-S2X в FPGA: выпускная квалификационная работа бакалавра: направление 11.03.01 «Радиотехника» ; образовательная программа 11.03.01_01 «Радиотехнические средства передачи, приема и обработки сигналов»
Creators: Чуприна Роман Владимирович
Scientific adviser: Фадеев Дмитрий Кантович
Other creators: Зудов Роман Игоревич
Organization: Санкт-Петербургский политехнический университет Петра Великого. Институт физики, нанотехнологий и телекоммуникаций
Imprint: Санкт-Петербург, 2020
Collection: Выпускные квалификационные работы; Общая коллекция
Subjects: DVB-S2X; помехоустойчивое кодирование; реализация; перестановка; forward error-correction; implementation; permutation
Document type: Bachelor graduation qualification work
File type: PDF
Language: Russian
Level of education: Bachelor
Speciality code (FGOS): 11.03.01
Speciality group (FGOS): 110000 - Электроника, радиотехника и системы связи
Links: Отзыв руководителя; Отчет о проверке на объем и корректность внешних заимствований
DOI: 10.18720/SPBPU/3/2020/vr/vr20-4821
Rights: Доступ по паролю из сети Интернет (чтение, печать, копирование)
Record key: ru\spstu\vkr\8008

Allowed Actions:

Action 'Read' will be available if you login or access site from another network Action 'Download' will be available if you login or access site from another network

Group: Anonymous

Network: Internet

Annotation

Тема выпускной квалификационной работы: «Реализация перемежителя стан-дарта DVB-S2X в FPGA». В данной работе рассмотрен блок-перемежитель стандарта DVB-S2X. Изучена общая схема модема исследуемого стандарта, а также модуль помехоустойчивого кодирования в её составе. Предложен метод на основе линейного конгруэнтного генератора, который взят за основу при реализации алгоритма в FPGA. Оценены различные конфигурации перемежителя. Рассмотрены уже существующие реализации блока перемежителя и алгоритмы их работы. Была разработана архитектура блочного перемежителя управляемого модкодом, с помощью которого задаются параметры перемежителя, работающего по прин-ципу двойной памяти, в котором устранена проблема комплексного конечного автомата путем разделения операции перемежения в два этапа: матричного перемежения и блока перестановки. Удалось успешно произвести разводку проекта для архитектуры, предложенной в данной бакалаврской работе.

The subject of the graduate qualification work is "Implementation of the interleaver of standard DVB-S2X in FPGA." In this paper, a block interleaver of the DVB-S2X standard is considered. The general modem circuit of the standard under study, as well as FEC module in its composition, are studied. A method based on a linear congruent generator is pro-posed, which is taken as the basis for the implementation of the algorithm in FPGA. Different interleaver configurations are evaluated. Existing implementations of the interleaver block and their operation algorithms are considered. The architecture of a block interleaver controlled by a modcode was developed, with the help of which parameters of an interleaver working on the principle of double memory are set, in which the problem of a complex state machine is eliminated by separating the inter-leaving operation in two stages: matrix interleaving and a permutation unit. It was possible to successfully lay out the project for the architecture proposed in this bachelor's work.

Document access rights

Network User group Action
ILC SPbPU Local Network All Read Print Download
Internet Authorized users SPbPU Read Print Download
-> Internet Anonymous

Usage statistics

stat Access count: 18
Last 30 days: 0
Detailed usage statistics