Details

Title Аппаратная реализация декодера кода Rate-1 для декодеров полярных кодов: выпускная квалификационная работа бакалавра: направление 11.03.01 «Радиотехника» ; образовательная программа 11.03.01_01 «Космические и наземные радиотехнические системы»
Creators Саламатин Владислав Владимирович
Scientific adviser Рашич Андрей Валерьевич
Organization Санкт-Петербургский политехнический университет Петра Великого. Институт электроники и телекоммуникаций
Imprint Санкт-Петербург, 2025
Collection Выпускные квалификационные работы ; Общая коллекция
Subjects полярные коды ; декодер внешних кодов ; плис ; дерево упорядоченных списков ; блочный списочный декодер ; polar codes ; external code decoder ; FPGA ; tree of ordered lists ; block list decoder
Document type Bachelor graduation qualification work
File type PDF
Language Russian
Level of education Bachelor
Speciality code (FGOS) 11.03.01
Speciality group (FGOS) 110000 - Электроника, радиотехника и системы связи
DOI 10.18720/SPBPU/3/2025/vr/vr25-1384
Rights Доступ по паролю из сети Интернет (чтение, печать, копирование)
Additionally New arrival
Record key ru\spstu\vkr\36384
Record create date 8/8/2025

Allowed Actions

Action 'Read' will be available if you login or access site from another network

Action 'Download' will be available if you login or access site from another network

Group Anonymous
Network Internet

Цель работы – снижение количества ресурсов при реализации в FPGA блочного списочного декодера полярных кодов. В данной работе была разработана архитектура универсального декодера внешних кодов Rate-1. Декодер был реализован на языке SystemVerilog, после чего были произведены синтез и разводка проекта для ПЛИС и получены значения задействованных ресурсов: Учтены терминологические особенности предметной области и применены программные средства для задач. Применено специализированное программно-математическое обеспечение Xilinx Vivado.

The purpose of the work is to reduce the number of resources when implementing a block–based polar code decoder in an FPGA. In this work, the architecture of the universal external code decoder Rate-1 was developed. The decoder was implemented in the SystemVerilog language, after which the synthesis and wiring of the FPGA project were performed and the values of the resources involved were obtained: the terminological features of the subject area were taken into account and software tools for the tasks were applied. Specialized Xilinx Vivado mathematical software has been applied.

Network User group Action
ILC SPbPU Local Network All
Read Print Download
Internet Authorized users SPbPU
Read Print Download
Internet Anonymous

Access count: 0 
Last 30 days: 0

Detailed usage statistics