Details

Title: Аппаратная реализация алгоритмов цифровой обработки сигналов в рекуррентном потоковом процессоре на ПЛИС // Известия высших учебных заведений. Электроника: научно-технический журнал. – 2022. – С. 356-366
Creators: Степченков Ю. А.; Морозов Н. В.; Дьяченко Ю. Г.; Хилько Д. В.; Степченков Д. Ю.; Шикунов Ю. И.
Imprint: 2022
Collection: Общая коллекция
Subjects: Вычислительная техника; Блоки обработки данных; цифровая обработка сигналов; алгоритмы цифровой обработки; процессоры; потоковые процессоры; рекуррентные потоковые процессоры; ПЛИС; интегральные схемы; digital signal processing; digital processing algorithms; processors; stream processors; recurrent stream processors; FPGA; ntegrated circuits
UDC: 004.31
LBC: 32.973-04
Document type: Article, report
File type: Other
Language: Russian
DOI: 10.24151/1561-5405-2022-27-3-356-366
Rights: Доступ по паролю из сети Интернет (чтение)
Record key: RU\SPSTU\edoc\68819

Allowed Actions: View

Annotation

Потоковая вычислительная архитектура является альтернативой традиционной вычислительной фон-неймановской архитектуре. Однако существующие варианты потоковой вычислительной архитектуры имеют ряд серьезных проблем, которые к настоящему времени еще не решены. В работе описаны результаты верификации аппаратной реализации архитектуры гибридного рекуррентного сигнального процессора (ГРСП), представленной аппаратной моделью уровня регистровых передач. Макетный образец реализован на отладочной плате с программируемой логической интегральной схемой Intel Arria10. ГРСП включает в себя фон-неймановский процессор в качестве управляющего уровня и потоковое рекуррентное обрабатывающее устройство с четырьмя вычислительными ядрами в качестве операционного уровня.

Dataflow architecture is an alternative to traditional von Neumann computing architecture. However, known variants of dataflow architecture have a range of serious problems with no effective solution up to the present day. This paper represents Hybrid Recurrent Signal Processor’s (HRSP) hardware verification results. It describes HRSP’s register transfer level model implementing its architectural specification, and hardware prototype on HAN Pilot Platform demo-board with field-programmable gate array Intel Arria10. HRSP consists of a von Neumann master processor on a control layer and a recurrent dataflow unit on an operational.

Usage statistics

stat Access count: 21
Last 30 days: 0
Detailed usage statistics